微计算机信息
微計算機信息
미계산궤신식
CONTROL & AUTOMATION
2006年
26期
167-169
,共3页
现场可编程逻辑门阵列%数据回收%实验验证
現場可編程邏輯門陣列%數據迴收%實驗驗證
현장가편정라집문진렬%수거회수%실험험증
FPGA(现场可编程逻辑门阵列)用做高速数据采集系统的主控制器具有单片机、DSP等通用CPU所不具备的特点:并行执行、速度快、低功耗等.基于FPGA的数据回收系统可以对高冲击过程中的加速度值进行实时采集回收.数据回收系统的设计采用自顶向下的模块化设计方法,对每个功能模块的设计进行了说明,最后对系统进行了实验验证.
FPGA(現場可編程邏輯門陣列)用做高速數據採集繫統的主控製器具有單片機、DSP等通用CPU所不具備的特點:併行執行、速度快、低功耗等.基于FPGA的數據迴收繫統可以對高遲擊過程中的加速度值進行實時採集迴收.數據迴收繫統的設計採用自頂嚮下的模塊化設計方法,對每箇功能模塊的設計進行瞭說明,最後對繫統進行瞭實驗驗證.
FPGA(현장가편정라집문진렬)용주고속수거채집계통적주공제기구유단편궤、DSP등통용CPU소불구비적특점:병행집행、속도쾌、저공모등.기우FPGA적수거회수계통가이대고충격과정중적가속도치진행실시채집회수.수거회수계통적설계채용자정향하적모괴화설계방법,대매개공능모괴적설계진행료설명,최후대계통진행료실험험증.