合肥工业大学学报(自然科学版)
閤肥工業大學學報(自然科學版)
합비공업대학학보(자연과학판)
JOURNAL OF HEFEI UNIVERSITY OF TECHNOLOGY(NATURAL SCIENCE)
2008年
8期
1326-1329
,共4页
陈志明%尹勇生%邓红辉%梁上泉
陳誌明%尹勇生%鄧紅輝%樑上泉
진지명%윤용생%산홍휘%량상천
3阶环路滤波器%环形压控振荡器%4阶电荷泵锁相环%低抖动
3階環路濾波器%環形壓控振盪器%4階電荷泵鎖相環%低抖動
3계배로려파기%배형압공진탕기%4계전하빙쇄상배%저두동
文章设计了一款完全集成的高性能4阶电荷泵锁相环.根据系统性能要求,该锁相环的环路滤波器选用3阶无源低通滤波,其他模块在典型结构的基础上采取了改进措施以获得高性能.首先,利用MATLAB进行系统建模,获得锁定时间和环路参数;然后给出了关键电路的结构以及前、后仿真的结果.在SMIC0.35μm 2P3M CMOS工艺条件下,该锁相环的正常工作范围为60~640 MHz,400 MHz时周期到周期抖动为96 ps,面积为0.38 mm2.内嵌本电路的一种DAC芯片已交付数据,成功参加MPW项目流片.
文章設計瞭一款完全集成的高性能4階電荷泵鎖相環.根據繫統性能要求,該鎖相環的環路濾波器選用3階無源低通濾波,其他模塊在典型結構的基礎上採取瞭改進措施以穫得高性能.首先,利用MATLAB進行繫統建模,穫得鎖定時間和環路參數;然後給齣瞭關鍵電路的結構以及前、後倣真的結果.在SMIC0.35μm 2P3M CMOS工藝條件下,該鎖相環的正常工作範圍為60~640 MHz,400 MHz時週期到週期抖動為96 ps,麵積為0.38 mm2.內嵌本電路的一種DAC芯片已交付數據,成功參加MPW項目流片.
문장설계료일관완전집성적고성능4계전하빙쇄상배.근거계통성능요구,해쇄상배적배로려파기선용3계무원저통려파,기타모괴재전형결구적기출상채취료개진조시이획득고성능.수선,이용MATLAB진행계통건모,획득쇄정시간화배로삼수;연후급출료관건전로적결구이급전、후방진적결과.재SMIC0.35μm 2P3M CMOS공예조건하,해쇄상배적정상공작범위위60~640 MHz,400 MHz시주기도주기두동위96 ps,면적위0.38 mm2.내감본전로적일충DAC심편이교부수거,성공삼가MPW항목류편.