北京大学学报(自然科学版)
北京大學學報(自然科學版)
북경대학학보(자연과학판)
ACTA SCIENTIARUM NATURALIUM UNIVERSITATIS PEKINENSIS
2008年
1期
31-36
,共6页
快速傅立叶变换%低功耗%数据统计特征
快速傅立葉變換%低功耗%數據統計特徵
쾌속부립협변환%저공모%수거통계특정
Fast Fourier Transform (FFT)%low power%data statisical characteristics
提出了一种基于 SDF(single-path delay feedback)结构的低功耗 FFT 处理器.该 FFT 处理器使用了根据输入数据的统计分布特征的功耗优化方案.详细分析了该方法的优缺点,并提出了相应的改进方案.使用中芯国际0.18μm 工艺设计实现了一个 64 点的 FFT 处理器,通过比较发现对于特定的数据流,大约可以节省 15% 的功耗.
提齣瞭一種基于 SDF(single-path delay feedback)結構的低功耗 FFT 處理器.該 FFT 處理器使用瞭根據輸入數據的統計分佈特徵的功耗優化方案.詳細分析瞭該方法的優缺點,併提齣瞭相應的改進方案.使用中芯國際0.18μm 工藝設計實現瞭一箇 64 點的 FFT 處理器,通過比較髮現對于特定的數據流,大約可以節省 15% 的功耗.
제출료일충기우 SDF(single-path delay feedback)결구적저공모 FFT 처리기.해 FFT 처리기사용료근거수입수거적통계분포특정적공모우화방안.상세분석료해방법적우결점,병제출료상응적개진방안.사용중심국제0.18μm 공예설계실현료일개 64 점적 FFT 처리기,통과비교발현대우특정적수거류,대약가이절성 15% 적공모.
A low power FFT (Fast Fourier Transform) processor based on Single-path Delay Feedback (SDF) architecture is proposed.Power optimization Strategy based on statistical characteristics of input data is applied in the design.Both the advantages and the drawbacts of this strategy are analyzed in detail,and solutions to overcome the drawbacks are addressed.An experimental 64-point FFT processor model is implemented in SMIC 0.18μm CMOS technology,and for given input signals, 15% power reduction can be achieved.