计算机技术与发展
計算機技術與髮展
계산궤기술여발전
COMPUTER TECHNOLOGY AND DEVELOPMENT
2009年
9期
225-227,231
,共4页
FFT处理器%CORDIC算法%FPGA
FFT處理器%CORDIC算法%FPGA
FFT처리기%CORDIC산법%FPGA
给出了一种基于GORDIC算法的FFT处理器的设计方案,可实现高速定点实时的FFT运算.该设计以基2时序抽取FFT算法为基础,采用流水线技术来提高整个系统的吞吐率,具有硬件结构简单,配置灵活,器件耦合性低,精度高,系统稳定的特点.该设计已在Ahera芯片EP2C35F672C6上进行了时序仿真,能够满足50MHz的系统时钟.
給齣瞭一種基于GORDIC算法的FFT處理器的設計方案,可實現高速定點實時的FFT運算.該設計以基2時序抽取FFT算法為基礎,採用流水線技術來提高整箇繫統的吞吐率,具有硬件結構簡單,配置靈活,器件耦閤性低,精度高,繫統穩定的特點.該設計已在Ahera芯片EP2C35F672C6上進行瞭時序倣真,能夠滿足50MHz的繫統時鐘.
급출료일충기우GORDIC산법적FFT처리기적설계방안,가실현고속정점실시적FFT운산.해설계이기2시서추취FFT산법위기출,채용류수선기술래제고정개계통적탄토솔,구유경건결구간단,배치령활,기건우합성저,정도고,계통은정적특점.해설계이재Ahera심편EP2C35F672C6상진행료시서방진,능구만족50MHz적계통시종.