电子学报
電子學報
전자학보
ACTA ELECTRONICA SINICA
2007年
5期
833-837
,共5页
宋宇鲲%高明伦%邓红辉%王锐%胡永华
宋宇鯤%高明倫%鄧紅輝%王銳%鬍永華
송우곤%고명륜%산홍휘%왕예%호영화
可重构协处理器%并行计算%流水计算
可重構協處理器%併行計算%流水計算
가중구협처리기%병행계산%류수계산
本文提出了一种应用于数据并行和高密度计算任务的新型动态可重构协处理器--DReAC.DReAC可以独立地以并行或流水工作模式重构协处理器内部数据路径,完成主处理器分配的任务.DReAC由全局控制器、计算阵列和阵列数据缓冲区三部分组成.文中简要介绍了DReAC系统模型,并使用该模型模拟了部份典型算法在DReAC中的实现.仿真结果表明,在典型的多媒体和信号处理应用中,DReAC能够达到通用处理器的10倍以上的速度,甚至在某些应用中远优于其他可重构处理器的性能.
本文提齣瞭一種應用于數據併行和高密度計算任務的新型動態可重構協處理器--DReAC.DReAC可以獨立地以併行或流水工作模式重構協處理器內部數據路徑,完成主處理器分配的任務.DReAC由全跼控製器、計算陣列和陣列數據緩遲區三部分組成.文中簡要介紹瞭DReAC繫統模型,併使用該模型模擬瞭部份典型算法在DReAC中的實現.倣真結果錶明,在典型的多媒體和信號處理應用中,DReAC能夠達到通用處理器的10倍以上的速度,甚至在某些應用中遠優于其他可重構處理器的性能.
본문제출료일충응용우수거병행화고밀도계산임무적신형동태가중구협처리기--DReAC.DReAC가이독입지이병행혹류수공작모식중구협처리기내부수거로경,완성주처리기분배적임무.DReAC유전국공제기、계산진렬화진렬수거완충구삼부분조성.문중간요개소료DReAC계통모형,병사용해모형모의료부빈전형산법재DReAC중적실현.방진결과표명,재전형적다매체화신호처리응용중,DReAC능구체도통용처리기적10배이상적속도,심지재모사응용중원우우기타가중구처리기적성능.