计算机工程
計算機工程
계산궤공정
COMPUTER ENGINEERING
2012年
19期
250-253
,共4页
权衡%肖瑞瑾%欧鹏%尤凯迪%黄贝%虞志益
權衡%肖瑞瑾%歐鵬%尤凱迪%黃貝%虞誌益
권형%초서근%구붕%우개적%황패%우지익
高性能低功耗处理器%扩展寄存器%门控时钟%65nm工艺%多阈值
高性能低功耗處理器%擴展寄存器%門控時鐘%65nm工藝%多閾值
고성능저공모처리기%확전기존기%문공시종%65nm공예%다역치
研究并设计一款RISC处理器,从架构设计、电路设计、芯片后端设计多个层次保证其高性能、低功耗的特点.在架构设计层面,通过扩展寄存器堆来提升数据交互的局部性并降低对存储器的访问次数.在电路设计层面,利用动态门控时钟技术对乘除法模块和寄存器堆进行高效的时钟控制.在芯片后端设计层面,分析并比较TSMC 65 nm中GP和LP 2种工艺库,采用多阈值设计流程进一步提高处理器的速度并降低功耗.测试结果表明,与其他平台下的性能结果相比,该处理器可以将RS前向纠错解码算法的吞吐率提高4倍~70倍.
研究併設計一款RISC處理器,從架構設計、電路設計、芯片後耑設計多箇層次保證其高性能、低功耗的特點.在架構設計層麵,通過擴展寄存器堆來提升數據交互的跼部性併降低對存儲器的訪問次數.在電路設計層麵,利用動態門控時鐘技術對乘除法模塊和寄存器堆進行高效的時鐘控製.在芯片後耑設計層麵,分析併比較TSMC 65 nm中GP和LP 2種工藝庫,採用多閾值設計流程進一步提高處理器的速度併降低功耗.測試結果錶明,與其他平檯下的性能結果相比,該處理器可以將RS前嚮糾錯解碼算法的吞吐率提高4倍~70倍.
연구병설계일관RISC처리기,종가구설계、전로설계、심편후단설계다개층차보증기고성능、저공모적특점.재가구설계층면,통과확전기존기퇴래제승수거교호적국부성병강저대존저기적방문차수.재전로설계층면,이용동태문공시종기술대승제법모괴화기존기퇴진행고효적시종공제.재심편후단설계층면,분석병비교TSMC 65 nm중GP화LP 2충공예고,채용다역치설계류정진일보제고처리기적속도병강저공모.측시결과표명,여기타평태하적성능결과상비,해처리기가이장RS전향규착해마산법적탄토솔제고4배~70배.