计算机工程与应用
計算機工程與應用
계산궤공정여응용
COMPUTER ENGINEERING AND APPLICATIONS
2011年
32期
82-86
,共5页
Cache%Line Buffer%低功耗%重装控制单元
Cache%Line Buffer%低功耗%重裝控製單元
Cache%Line Buffer%저공모%중장공제단원
设计了一种低功耗指令Cache:通过在CPU与一级指令Cache之间加入Line Buffer,来减少CPU对指令Cache的访问次数,从而降低指令Cache的功耗.此外在Line Buffer控制器中添加了重装控制单元,当指令Cache发生缺失时,能将片外存储单元中的指令直接送给CPU,从而最大限度地减少由于Cache缺失所引起CPU取指的延迟.经验证,该设计在降低功耗的同时,还提升了指令Cache的性能.
設計瞭一種低功耗指令Cache:通過在CPU與一級指令Cache之間加入Line Buffer,來減少CPU對指令Cache的訪問次數,從而降低指令Cache的功耗.此外在Line Buffer控製器中添加瞭重裝控製單元,噹指令Cache髮生缺失時,能將片外存儲單元中的指令直接送給CPU,從而最大限度地減少由于Cache缺失所引起CPU取指的延遲.經驗證,該設計在降低功耗的同時,還提升瞭指令Cache的性能.
설계료일충저공모지령Cache:통과재CPU여일급지령Cache지간가입Line Buffer,래감소CPU대지령Cache적방문차수,종이강저지령Cache적공모.차외재Line Buffer공제기중첨가료중장공제단원,당지령Cache발생결실시,능장편외존저단원중적지령직접송급CPU,종이최대한도지감소유우Cache결실소인기CPU취지적연지.경험증,해설계재강저공모적동시,환제승료지령Cache적성능.