计算机测量与控制
計算機測量與控製
계산궤측량여공제
COMPUTER MEASUREMENT & CONTROL
2009年
5期
820-821,853
,共3页
自动测试系统%并行测试%硬件结构%仪器资源%开关系统
自動測試繫統%併行測試%硬件結構%儀器資源%開關繫統
자동측시계통%병행측시%경건결구%의기자원%개관계통
为实现自动测试系统高效率和低成本,对并行自动测试系统的硬件结构进行了研究,提出了单处理器架构方式下的并行自动测试系统硬件结构;并具体对测试控制器,接口总线、仪器资源以及开关系统等各硬件模块的特点进行了研究,通过分析它们对并行测试的支持,明确了并行自动测试系统设计中的关键技术,可指导系统的实际开发.
為實現自動測試繫統高效率和低成本,對併行自動測試繫統的硬件結構進行瞭研究,提齣瞭單處理器架構方式下的併行自動測試繫統硬件結構;併具體對測試控製器,接口總線、儀器資源以及開關繫統等各硬件模塊的特點進行瞭研究,通過分析它們對併行測試的支持,明確瞭併行自動測試繫統設計中的關鍵技術,可指導繫統的實際開髮.
위실현자동측시계통고효솔화저성본,대병행자동측시계통적경건결구진행료연구,제출료단처리기가구방식하적병행자동측시계통경건결구;병구체대측시공제기,접구총선、의기자원이급개관계통등각경건모괴적특점진행료연구,통과분석타문대병행측시적지지,명학료병행자동측시계통설계중적관건기술,가지도계통적실제개발.