现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2009年
21期
112-114
,共3页
林爱英%党建亮%吴莉莉%郑宝周
林愛英%黨建亮%吳莉莉%鄭寶週
림애영%당건량%오리리%정보주
加性高斯白噪声%PN序列%前仿真%后仿真
加性高斯白譟聲%PN序列%前倣真%後倣真
가성고사백조성%PN서렬%전방진%후방진
提出一种新的基于FPGA的高斯白噪声生成器的设计和实现方法,给出设计的总体框图和分模块设计中的一些要点,阐述了主要部分的原理和电路实现方法.这种高斯噪声生成器与传统数字电路所组成的噪声生成器相比,通过利用Quartus Ⅱ中的一些既有功能电路(PLL),大大降低了设计的难度,提高了电路调试的灵活性,可用于多种环境下的通信系统性能分析与测试.
提齣一種新的基于FPGA的高斯白譟聲生成器的設計和實現方法,給齣設計的總體框圖和分模塊設計中的一些要點,闡述瞭主要部分的原理和電路實現方法.這種高斯譟聲生成器與傳統數字電路所組成的譟聲生成器相比,通過利用Quartus Ⅱ中的一些既有功能電路(PLL),大大降低瞭設計的難度,提高瞭電路調試的靈活性,可用于多種環境下的通信繫統性能分析與測試.
제출일충신적기우FPGA적고사백조성생성기적설계화실현방법,급출설계적총체광도화분모괴설계중적일사요점,천술료주요부분적원리화전로실현방법.저충고사조성생성기여전통수자전로소조성적조성생성기상비,통과이용Quartus Ⅱ중적일사기유공능전로(PLL),대대강저료설계적난도,제고료전로조시적령활성,가용우다충배경하적통신계통성능분석여측시.