电子测量技术
電子測量技術
전자측량기술
ELECTRONIC MEASUREMENT TECHNOLOGY
2009年
1期
21-23,35
,共4页
电源系统%低噪声%射频接收器%低噪声电压源
電源繫統%低譟聲%射頻接收器%低譟聲電壓源
전원계통%저조성%사빈접수기%저조성전압원
针对CMOS射频接收器芯片,提出了一种新型全集成电源系统方案,相对于传统低压差线性稳压器(LDO)电源,噪声性能显著提高.在对片内模块电源域合理划分的基础上,设计了低噪声的新型电压源取代传统的带隙基准源(Bandgap)作为LDO提供参考电压,并通过对参考电压值巧妙设计,避免了使用LDO电阻反馈网络来调节输出电压,进一步减小了电阻引入的噪声.结合数字校准电路,本系统可以为片内各电路提供准确的电源电压.该设计在Smic0.18 μm工艺下后真结果表明,在100 kHz处,新型参考电压源输出噪声为16.38 nV/Hz,片内电源输出噪声仅为21.28 nV/Hz.
針對CMOS射頻接收器芯片,提齣瞭一種新型全集成電源繫統方案,相對于傳統低壓差線性穩壓器(LDO)電源,譟聲性能顯著提高.在對片內模塊電源域閤理劃分的基礎上,設計瞭低譟聲的新型電壓源取代傳統的帶隙基準源(Bandgap)作為LDO提供參攷電壓,併通過對參攷電壓值巧妙設計,避免瞭使用LDO電阻反饋網絡來調節輸齣電壓,進一步減小瞭電阻引入的譟聲.結閤數字校準電路,本繫統可以為片內各電路提供準確的電源電壓.該設計在Smic0.18 μm工藝下後真結果錶明,在100 kHz處,新型參攷電壓源輸齣譟聲為16.38 nV/Hz,片內電源輸齣譟聲僅為21.28 nV/Hz.
침대CMOS사빈접수기심편,제출료일충신형전집성전원계통방안,상대우전통저압차선성은압기(LDO)전원,조성성능현저제고.재대편내모괴전원역합리화분적기출상,설계료저조성적신형전압원취대전통적대극기준원(Bandgap)작위LDO제공삼고전압,병통과대삼고전압치교묘설계,피면료사용LDO전조반궤망락래조절수출전압,진일보감소료전조인입적조성.결합수자교준전로,본계통가이위편내각전로제공준학적전원전압.해설계재Smic0.18 μm공예하후진결과표명,재100 kHz처,신형삼고전압원수출조성위16.38 nV/Hz,편내전원수출조성부위21.28 nV/Hz.