电子测试
電子測試
전자측시
ELECTRONIC TEST
2008年
3期
67-71
,共5页
FPGA%Verilog HDL%EDA%硬件描述语言
FPGA%Verilog HDL%EDA%硬件描述語言
FPGA%Verilog HDL%EDA%경건묘술어언
Verilog HDL是目前较流行的一种硬件描述语言,在FPGA设计中有着广泛的应用.本文首先介绍了Verilog HDL语言的特点以及用其进行FPGA硬件开发的原则,然后在熟悉FPGA的硬件结构原理的基础上,遵循FPGA设计流程,以分频器和状态机为例,分别讨论了组合逻辑电路和时序逻辑电路各自的特点及其设计输入方法;最后结合FPGA的硬件特点,分析了将用Verilog HDL语言设计的电路的进行综合与设计优化并最终实现为硬件电路的方法.
Verilog HDL是目前較流行的一種硬件描述語言,在FPGA設計中有著廣汎的應用.本文首先介紹瞭Verilog HDL語言的特點以及用其進行FPGA硬件開髮的原則,然後在熟悉FPGA的硬件結構原理的基礎上,遵循FPGA設計流程,以分頻器和狀態機為例,分彆討論瞭組閤邏輯電路和時序邏輯電路各自的特點及其設計輸入方法;最後結閤FPGA的硬件特點,分析瞭將用Verilog HDL語言設計的電路的進行綜閤與設計優化併最終實現為硬件電路的方法.
Verilog HDL시목전교류행적일충경건묘술어언,재FPGA설계중유착엄범적응용.본문수선개소료Verilog HDL어언적특점이급용기진행FPGA경건개발적원칙,연후재숙실FPGA적경건결구원리적기출상,준순FPGA설계류정,이분빈기화상태궤위례,분별토론료조합라집전로화시서라집전로각자적특점급기설계수입방법;최후결합FPGA적경건특점,분석료장용Verilog HDL어언설계적전로적진행종합여설계우화병최종실현위경건전로적방법.