电子器件
電子器件
전자기건
JOURNAL OF ELECTRON DEVICES
2007年
3期
900-903,907
,共5页
带隙基准%低功耗高精度%自偏置%启动电路%温度系数%电源电压抑制比(PSRR)
帶隙基準%低功耗高精度%自偏置%啟動電路%溫度繫數%電源電壓抑製比(PSRR)
대극기준%저공모고정도%자편치%계동전로%온도계수%전원전압억제비(PSRR)
提出了一种自偏置,共源共栅(Cascode)结构的标准CMOS带隙基准电路,未使用运算放大器,占用面积小,功耗低,有利于集成到低功耗电路系统.采用新颖的Power On Reset 电路解决了自偏置电路的启动问题.采用基极电流消除技术和基极电阻补偿技术实现高精度.在UMC 0.25 μm 3.3 V电源电压CMOS工艺条件下进行模拟验证,模拟结果表明:带隙基准输出电压为1.208 3 V,在-20~80 ℃温度范围内,温度系数为8×10-6/℃,电源抑制比(PSRR)为-65.8 dB,功耗小于200 μW,输出噪声225 nV/Hz.
提齣瞭一種自偏置,共源共柵(Cascode)結構的標準CMOS帶隙基準電路,未使用運算放大器,佔用麵積小,功耗低,有利于集成到低功耗電路繫統.採用新穎的Power On Reset 電路解決瞭自偏置電路的啟動問題.採用基極電流消除技術和基極電阻補償技術實現高精度.在UMC 0.25 μm 3.3 V電源電壓CMOS工藝條件下進行模擬驗證,模擬結果錶明:帶隙基準輸齣電壓為1.208 3 V,在-20~80 ℃溫度範圍內,溫度繫數為8×10-6/℃,電源抑製比(PSRR)為-65.8 dB,功耗小于200 μW,輸齣譟聲225 nV/Hz.
제출료일충자편치,공원공책(Cascode)결구적표준CMOS대극기준전로,미사용운산방대기,점용면적소,공모저,유리우집성도저공모전로계통.채용신영적Power On Reset 전로해결료자편치전로적계동문제.채용기겁전류소제기술화기겁전조보상기술실현고정도.재UMC 0.25 μm 3.3 V전원전압CMOS공예조건하진행모의험증,모의결과표명:대극기준수출전압위1.208 3 V,재-20~80 ℃온도범위내,온도계수위8×10-6/℃,전원억제비(PSRR)위-65.8 dB,공모소우200 μW,수출조성225 nV/Hz.