计算机技术与发展
計算機技術與髮展
계산궤기술여발전
COMPUTER TECHNOLOGY AND DEVELOPMENT
2006年
10期
211-213,216
,共4页
JPEG2000%算术编码器%FPGA%图像压缩
JPEG2000%算術編碼器%FPGA%圖像壓縮
JPEG2000%산술편마기%FPGA%도상압축
文中研究JPEG2000标准中自适应算术编码器的硬件实现问题,采用并行结构的FPGA设计,并用Modelsimse5.8对其作仿真验证.设计使用VerilogHDL语言在RTL级描述,并以Xilinx VertexII系列中的xc2v250-6fg256器件为基础在ISE6.1下完成综合.
文中研究JPEG2000標準中自適應算術編碼器的硬件實現問題,採用併行結構的FPGA設計,併用Modelsimse5.8對其作倣真驗證.設計使用VerilogHDL語言在RTL級描述,併以Xilinx VertexII繫列中的xc2v250-6fg256器件為基礎在ISE6.1下完成綜閤.
문중연구JPEG2000표준중자괄응산술편마기적경건실현문제,채용병행결구적FPGA설계,병용Modelsimse5.8대기작방진험증.설계사용VerilogHDL어언재RTL급묘술,병이Xilinx VertexII계렬중적xc2v250-6fg256기건위기출재ISE6.1하완성종합.