微纳电子技术
微納電子技術
미납전자기술
MICRONANOELECTRONIC TECHNOLOGY
2010年
7期
451-455
,共5页
高稳定性%弥勒补偿%调零电阻%三支路基准电流源%CMOS
高穩定性%瀰勒補償%調零電阻%三支路基準電流源%CMOS
고은정성%미륵보상%조령전조%삼지로기준전류원%CMOS
基于0.18 μm CMOS标准工艺,设计了一种工作电压为1.8 V、带宽达到910 MHz的高速、宽带、高稳定性的集成运算放大器芯片.阐述了该放大器电路构成原理、弥勒补偿电容和调零电阻补偿的应用方法、集成三支路基准电流源与低压共源共栅偏置电流分配电路的设计方法.利用Cadence Spectre仿真器对芯片版图进行了后端仿真验证测试.通过对测试结果的分析,表明了本设计能够有效提高系统的稳定性和速度,并具有优良电源抑制比和较大的输出摆幅.最后给出了芯片设计达到的结果.仿真测试结果表明,本设计芯片可应用于中频段需要对微弱信号处理的放大、模拟运算、有源滤波、AGC等电子系统.
基于0.18 μm CMOS標準工藝,設計瞭一種工作電壓為1.8 V、帶寬達到910 MHz的高速、寬帶、高穩定性的集成運算放大器芯片.闡述瞭該放大器電路構成原理、瀰勒補償電容和調零電阻補償的應用方法、集成三支路基準電流源與低壓共源共柵偏置電流分配電路的設計方法.利用Cadence Spectre倣真器對芯片版圖進行瞭後耑倣真驗證測試.通過對測試結果的分析,錶明瞭本設計能夠有效提高繫統的穩定性和速度,併具有優良電源抑製比和較大的輸齣襬幅.最後給齣瞭芯片設計達到的結果.倣真測試結果錶明,本設計芯片可應用于中頻段需要對微弱信號處理的放大、模擬運算、有源濾波、AGC等電子繫統.
기우0.18 μm CMOS표준공예,설계료일충공작전압위1.8 V、대관체도910 MHz적고속、관대、고은정성적집성운산방대기심편.천술료해방대기전로구성원리、미륵보상전용화조령전조보상적응용방법、집성삼지로기준전류원여저압공원공책편치전류분배전로적설계방법.이용Cadence Spectre방진기대심편판도진행료후단방진험증측시.통과대측시결과적분석,표명료본설계능구유효제고계통적은정성화속도,병구유우량전원억제비화교대적수출파폭.최후급출료심편설계체도적결과.방진측시결과표명,본설계심편가응용우중빈단수요대미약신호처리적방대、모의운산、유원려파、AGC등전자계통.