电测与仪表
電測與儀錶
전측여의표
ELECTRICAL MEASUREMENT & INSTRUMENTATION
2008年
6期
54-56
,共3页
流水线技术%FPGA%查找表%FIR滤波器
流水線技術%FPGA%查找錶%FIR濾波器
류수선기술%FPGA%사조표%FIR려파기
本文依据流水线技术的原理,结合一个16阶低通滤波器为例,给出了在FPGA器件上用查找表法实现FIR滤 波器的设计.该设计通过Altera公司的EPF10K10LC84-4器件进行仿真验证,结果表明:设计实现了FIR滤波器,设计方法简单易行,不仅节约了硬件资源,而且提高了数字信号处理的速度,工作稳定可靠,满足设计要求.
本文依據流水線技術的原理,結閤一箇16階低通濾波器為例,給齣瞭在FPGA器件上用查找錶法實現FIR濾 波器的設計.該設計通過Altera公司的EPF10K10LC84-4器件進行倣真驗證,結果錶明:設計實現瞭FIR濾波器,設計方法簡單易行,不僅節約瞭硬件資源,而且提高瞭數字信號處理的速度,工作穩定可靠,滿足設計要求.
본문의거류수선기술적원리,결합일개16계저통려파기위례,급출료재FPGA기건상용사조표법실현FIR려 파기적설계.해설계통과Altera공사적EPF10K10LC84-4기건진행방진험증,결과표명:설계실현료FIR려파기,설계방법간단역행,불부절약료경건자원,이차제고료수자신호처리적속도,공작은정가고,만족설계요구.