微计算机信息
微計算機信息
미계산궤신식
CONTROL & AUTOMATION
2008年
2期
223-224,114
,共3页
IP核%UART%Verilog HDL%FPGA
IP覈%UART%Verilog HDL%FPGA
IP핵%UART%Verilog HDL%FPGA
本文设计了一种基于FPGA的UART核,该核符合串行通信协议,具有模块化、兼容性和可配置性,适合于SoC应用.设计中使用Verilog HDL硬件描述语言在Xilinx ISE环境下进行设计、仿真,最后在FPGA上嵌入UART IP核实现了电路的异步串行通信功能.
本文設計瞭一種基于FPGA的UART覈,該覈符閤串行通信協議,具有模塊化、兼容性和可配置性,適閤于SoC應用.設計中使用Verilog HDL硬件描述語言在Xilinx ISE環境下進行設計、倣真,最後在FPGA上嵌入UART IP覈實現瞭電路的異步串行通信功能.
본문설계료일충기우FPGA적UART핵,해핵부합천행통신협의,구유모괴화、겸용성화가배치성,괄합우SoC응용.설계중사용Verilog HDL경건묘술어언재Xilinx ISE배경하진행설계、방진,최후재FPGA상감입UART IP핵실현료전로적이보천행통신공능.