计算机研究与发展
計算機研究與髮展
계산궤연구여발전
JOURNAL OF COMPUTER RESEARCH AND DEVELOPMENT
1999年
8期
943-947
,共5页
FBMA%运动估计%动态存储器%脉动阵列
FBMA%運動估計%動態存儲器%脈動陣列
FBMA%운동고계%동태존저기%맥동진렬
文中针对运动估计芯片中极为重要的存储器的结构设计,提出了一种降低局存与运算阵列端口数的设计方法,使局存的控制结构得到极大简化.文中应用这种方法,对AB2,AS2结构进行改造,得到两种具有工程实用性的新型结构.端口数的降低会带来运算阵列计算效率的下降,为此又推导了一个平衡端口数与计算效率的公式.本文研究来自于实现运动估计芯片的工作中,对研究MPEG-2视频编码器的VLSI实时实现有一定的参考价值.
文中針對運動估計芯片中極為重要的存儲器的結構設計,提齣瞭一種降低跼存與運算陣列耑口數的設計方法,使跼存的控製結構得到極大簡化.文中應用這種方法,對AB2,AS2結構進行改造,得到兩種具有工程實用性的新型結構.耑口數的降低會帶來運算陣列計算效率的下降,為此又推導瞭一箇平衡耑口數與計算效率的公式.本文研究來自于實現運動估計芯片的工作中,對研究MPEG-2視頻編碼器的VLSI實時實現有一定的參攷價值.
문중침대운동고계심편중겁위중요적존저기적결구설계,제출료일충강저국존여운산진렬단구수적설계방법,사국존적공제결구득도겁대간화.문중응용저충방법,대AB2,AS2결구진행개조,득도량충구유공정실용성적신형결구.단구수적강저회대래운산진렬계산효솔적하강,위차우추도료일개평형단구수여계산효솔적공식.본문연구래자우실현운동고계심편적공작중,대연구MPEG-2시빈편마기적VLSI실시실현유일정적삼고개치.