微型电脑应用
微型電腦應用
미형전뇌응용
MICROCOMPUTER APPLICATIONS
2012年
5期
26-28,31
,共4页
可重构技术%微程序控制器%双CPU监控系统%状态转换
可重構技術%微程序控製器%雙CPU鑑控繫統%狀態轉換
가중구기술%미정서공제기%쌍CPU감공계통%상태전환
介绍了一个基于微程序控制器的双CPU系统的设计,首先实现了一个32位微处理器逻辑(即“实验CPU”),该微处理器逻辑采用微程序控制器的设计技术,并完成其指令集的设计;而后将“实验CPU”逻辑下载至实验平台,利用实验平台内的可编程资源FPGA构成可重构微处理器;进而将“实验CPU”与实验平台内原有的“ARM CPU”构成双CPU监控系统.对该双CPU监控系统的工作方式和体系结构进行了研究,设计了4个主要的工作状态,分析各状态的工作模式,以及状态之间的转换关系.研究结果显示,该系统简单灵活,可靠实用,有较高工作效率和实用价值.
介紹瞭一箇基于微程序控製器的雙CPU繫統的設計,首先實現瞭一箇32位微處理器邏輯(即“實驗CPU”),該微處理器邏輯採用微程序控製器的設計技術,併完成其指令集的設計;而後將“實驗CPU”邏輯下載至實驗平檯,利用實驗平檯內的可編程資源FPGA構成可重構微處理器;進而將“實驗CPU”與實驗平檯內原有的“ARM CPU”構成雙CPU鑑控繫統.對該雙CPU鑑控繫統的工作方式和體繫結構進行瞭研究,設計瞭4箇主要的工作狀態,分析各狀態的工作模式,以及狀態之間的轉換關繫.研究結果顯示,該繫統簡單靈活,可靠實用,有較高工作效率和實用價值.
개소료일개기우미정서공제기적쌍CPU계통적설계,수선실현료일개32위미처리기라집(즉“실험CPU”),해미처리기라집채용미정서공제기적설계기술,병완성기지령집적설계;이후장“실험CPU”라집하재지실험평태,이용실험평태내적가편정자원FPGA구성가중구미처리기;진이장“실험CPU”여실험평태내원유적“ARM CPU”구성쌍CPU감공계통.대해쌍CPU감공계통적공작방식화체계결구진행료연구,설계료4개주요적공작상태,분석각상태적공작모식,이급상태지간적전환관계.연구결과현시,해계통간단령활,가고실용,유교고공작효솔화실용개치.