电讯技术
電訊技術
전신기술
TELECOMMUNICATIONS ENGINEERING
2008年
5期
36-39
,共4页
直接数字频率合成器%泰勒插值%IP编译器%FPGA%面积优化
直接數字頻率閤成器%泰勒插值%IP編譯器%FPGA%麵積優化
직접수자빈솔합성기%태륵삽치%IP편역기%FPGA%면적우화
为了使直接数字频率合成器(DDS)的IP设计达到资源和效率的较好平衡,提高此类IP设计的灵活性和重用性,应用泰勒插值方法对ROM进行压缩,设计并实现了一种自动生成正交DDS软核的编译器.文中推导了正交DDS内部信号关键参数设定公式,描述了IP编译器的设计流程,给出了实验结果.
為瞭使直接數字頻率閤成器(DDS)的IP設計達到資源和效率的較好平衡,提高此類IP設計的靈活性和重用性,應用泰勒插值方法對ROM進行壓縮,設計併實現瞭一種自動生成正交DDS軟覈的編譯器.文中推導瞭正交DDS內部信號關鍵參數設定公式,描述瞭IP編譯器的設計流程,給齣瞭實驗結果.
위료사직접수자빈솔합성기(DDS)적IP설계체도자원화효솔적교호평형,제고차류IP설계적령활성화중용성,응용태륵삽치방법대ROM진행압축,설계병실현료일충자동생성정교DDS연핵적편역기.문중추도료정교DDS내부신호관건삼수설정공식,묘술료IP편역기적설계류정,급출료실험결과.