舰船电子对抗
艦船電子對抗
함선전자대항
JIANGCHUAN DIANZI DUIKANG
2010年
1期
104-108
,共5页
现场可编程门阵列%模数转换器%数据缓冲器
現場可編程門陣列%模數轉換器%數據緩遲器
현장가편정문진렬%모수전환기%수거완충기
介绍了一种基于现场可编程门阵列(FPGA)和第二代双倍数据率同步动态随机存取记忆体(DDR2)的高速模数转换(ADC)采样数据缓冲器设计方法,论述了在Xilinx V5 FPGA中如何实现高速同步时钟设计和高速数据同步接收设计.
介紹瞭一種基于現場可編程門陣列(FPGA)和第二代雙倍數據率同步動態隨機存取記憶體(DDR2)的高速模數轉換(ADC)採樣數據緩遲器設計方法,論述瞭在Xilinx V5 FPGA中如何實現高速同步時鐘設計和高速數據同步接收設計.
개소료일충기우현장가편정문진렬(FPGA)화제이대쌍배수거솔동보동태수궤존취기억체(DDR2)적고속모수전환(ADC)채양수거완충기설계방법,논술료재Xilinx V5 FPGA중여하실현고속동보시종설계화고속수거동보접수설계.