电子设计工程
電子設計工程
전자설계공정
ELECTRONIC DESIGN ENGINEERING
2011年
3期
153-156
,共4页
FPGA%异步FIFO%模数转换器%CS5451A
FPGA%異步FIFO%模數轉換器%CS5451A
FPGA%이보FIFO%모수전환기%CS5451A
针对目前低电压等级的继电保护以及测控装置时数据采集的高精度、低成本的要求,提出一种多路同步数据采集系统的设计方案.该方案采用MPC8313为主控制器,CS5451A为模数转换器,通过对CS5451A Master模式串口输出时序以及FIFO读写时序的研究,在CPU和CS5451A之间设计了一个串并转换模块实现采样数据的接收,数据接收后存入FIFO缓冲区,这样解决了利用处理器SP1接口直接接收数据CPU占用率高的矛盾.
針對目前低電壓等級的繼電保護以及測控裝置時數據採集的高精度、低成本的要求,提齣一種多路同步數據採集繫統的設計方案.該方案採用MPC8313為主控製器,CS5451A為模數轉換器,通過對CS5451A Master模式串口輸齣時序以及FIFO讀寫時序的研究,在CPU和CS5451A之間設計瞭一箇串併轉換模塊實現採樣數據的接收,數據接收後存入FIFO緩遲區,這樣解決瞭利用處理器SP1接口直接接收數據CPU佔用率高的矛盾.
침대목전저전압등급적계전보호이급측공장치시수거채집적고정도、저성본적요구,제출일충다로동보수거채집계통적설계방안.해방안채용MPC8313위주공제기,CS5451A위모수전환기,통과대CS5451A Master모식천구수출시서이급FIFO독사시서적연구,재CPU화CS5451A지간설계료일개천병전환모괴실현채양수거적접수,수거접수후존입FIFO완충구,저양해결료이용처리기SP1접구직접접수수거CPU점용솔고적모순.