电视技术
電視技術
전시기술
TV ENGINEERING
2009年
1期
36-37,50
,共3页
H.264标准%帧内预测%模式判断%并行%可编程门阵列
H.264標準%幀內預測%模式判斷%併行%可編程門陣列
H.264표준%정내예측%모식판단%병행%가편정문진렬
针对H.264视频压缩编码算法中帧内预测和模式判断模块,分析并提出了一种高并行度的FPGA实现方法.完成了硬件结构的设计和验证.用VHDL实现本设计,综合后电路最大延迟为8.34 ns.仿真及综合结果表明.该设计能够完全满足高清数字视频的实时处理要求.
針對H.264視頻壓縮編碼算法中幀內預測和模式判斷模塊,分析併提齣瞭一種高併行度的FPGA實現方法.完成瞭硬件結構的設計和驗證.用VHDL實現本設計,綜閤後電路最大延遲為8.34 ns.倣真及綜閤結果錶明.該設計能夠完全滿足高清數字視頻的實時處理要求.
침대H.264시빈압축편마산법중정내예측화모식판단모괴,분석병제출료일충고병행도적FPGA실현방법.완성료경건결구적설계화험증.용VHDL실현본설계,종합후전로최대연지위8.34 ns.방진급종합결과표명.해설계능구완전만족고청수자시빈적실시처리요구.