现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2011年
6期
151-153
,共3页
Matlab%Booth算法%CSA算法%ISE
Matlab%Booth算法%CSA算法%ISE
Matlab%Booth산법%CSA산법%ISE
基于提高速度和减少面积的理念,对传统的FIR数字滤波器进行改良.考虑到FPGA的实现特点,研究并设计了采用Radix-2的Booth算法乘法器以及结合了CSA加法器和树型结构的快速加法器,并成功应用于FIR数字滤波器的设计中.滤波器的系数由Matlab设计产生.仿真和综合结果表明,Booth算法乘法嚣和CSA算法加法器树,在满足FIR数字滤波器的性能要求的同时,在电路实现面积上、尤其是速度上有明显的优化;并且当数据量越多时,优化也越明显.
基于提高速度和減少麵積的理唸,對傳統的FIR數字濾波器進行改良.攷慮到FPGA的實現特點,研究併設計瞭採用Radix-2的Booth算法乘法器以及結閤瞭CSA加法器和樹型結構的快速加法器,併成功應用于FIR數字濾波器的設計中.濾波器的繫數由Matlab設計產生.倣真和綜閤結果錶明,Booth算法乘法囂和CSA算法加法器樹,在滿足FIR數字濾波器的性能要求的同時,在電路實現麵積上、尤其是速度上有明顯的優化;併且噹數據量越多時,優化也越明顯.
기우제고속도화감소면적적이념,대전통적FIR수자려파기진행개량.고필도FPGA적실현특점,연구병설계료채용Radix-2적Booth산법승법기이급결합료CSA가법기화수형결구적쾌속가법기,병성공응용우FIR수자려파기적설계중.려파기적계수유Matlab설계산생.방진화종합결과표명,Booth산법승법효화CSA산법가법기수,재만족FIR수자려파기적성능요구적동시,재전로실현면적상、우기시속도상유명현적우화;병차당수거량월다시,우화야월명현.