佳木斯大学学报(自然科学版)
佳木斯大學學報(自然科學版)
가목사대학학보(자연과학판)
JOURNAL OF JIAMUSI UNIVERSITY (NATURAL SCIENCE EDITION)
2006年
2期
238-241
,共4页
VME总线%FPGA%仿真
VME總線%FPGA%倣真
VME총선%FPGA%방진
提出了"可预置计数限的计数逻辑"和"有暂停控制的双向计数器逻辑",解决了VME总线主板所能处理的中断的频率与输入信号脉冲的频率不匹配的难题,消除了某些信号与系统时钟异步造成的准稳态;所设计的插件实现了VME总线程控流水线式发中断的功能.
提齣瞭"可預置計數限的計數邏輯"和"有暫停控製的雙嚮計數器邏輯",解決瞭VME總線主闆所能處理的中斷的頻率與輸入信號脈遲的頻率不匹配的難題,消除瞭某些信號與繫統時鐘異步造成的準穩態;所設計的插件實現瞭VME總線程控流水線式髮中斷的功能.
제출료"가예치계수한적계수라집"화"유잠정공제적쌍향계수기라집",해결료VME총선주판소능처리적중단적빈솔여수입신호맥충적빈솔불필배적난제,소제료모사신호여계통시종이보조성적준은태;소설계적삽건실현료VME총선정공류수선식발중단적공능.