微计算机信息
微計算機信息
미계산궤신식
CONTROL & AUTOMATION
2010年
29期
190-191,196
,共3页
高稳定性%调零电阻%弥勒补偿%集成运算放大器
高穩定性%調零電阻%瀰勒補償%集成運算放大器
고은정성%조령전조%미륵보상%집성운산방대기
本论文基于0.18um CMOS标准工艺,设计了一个工作电压为1.8V的高速、宽带、高稳定性的集成运算放大器芯片.设计中采用弥勒补偿电容结合调零电阻补偿技术并且集成三支路基准电流源与高输出阻抗的低压共源共栅偏置电流分配电路,有效地提高了系统的稳定性和速度,并具有优良电源抑制比和较大的输出摆幅.最后利用Cadence Spectre仿真器对芯片版图进行后端仿真验证,芯片功耗3mW,电源抑制比-96dB,当负载电阻为1M、负载电容为1pF时,芯片开环直流电压增益为64 dB,单位增益带宽为930MHz,相位余度为108o,建立时间为5.5ns,摆率为250V/us,输出摆幅为0.116~1.56V.仿真结果表明,本设计芯片可应用于中频段的放大、模拟运算、有源滤波、AGC等系统中,尤其能满足如处理微弱信号等的高性能系统的需求.
本論文基于0.18um CMOS標準工藝,設計瞭一箇工作電壓為1.8V的高速、寬帶、高穩定性的集成運算放大器芯片.設計中採用瀰勒補償電容結閤調零電阻補償技術併且集成三支路基準電流源與高輸齣阻抗的低壓共源共柵偏置電流分配電路,有效地提高瞭繫統的穩定性和速度,併具有優良電源抑製比和較大的輸齣襬幅.最後利用Cadence Spectre倣真器對芯片版圖進行後耑倣真驗證,芯片功耗3mW,電源抑製比-96dB,噹負載電阻為1M、負載電容為1pF時,芯片開環直流電壓增益為64 dB,單位增益帶寬為930MHz,相位餘度為108o,建立時間為5.5ns,襬率為250V/us,輸齣襬幅為0.116~1.56V.倣真結果錶明,本設計芯片可應用于中頻段的放大、模擬運算、有源濾波、AGC等繫統中,尤其能滿足如處理微弱信號等的高性能繫統的需求.
본논문기우0.18um CMOS표준공예,설계료일개공작전압위1.8V적고속、관대、고은정성적집성운산방대기심편.설계중채용미륵보상전용결합조령전조보상기술병차집성삼지로기준전류원여고수출조항적저압공원공책편치전류분배전로,유효지제고료계통적은정성화속도,병구유우량전원억제비화교대적수출파폭.최후이용Cadence Spectre방진기대심편판도진행후단방진험증,심편공모3mW,전원억제비-96dB,당부재전조위1M、부재전용위1pF시,심편개배직류전압증익위64 dB,단위증익대관위930MHz,상위여도위108o,건립시간위5.5ns,파솔위250V/us,수출파폭위0.116~1.56V.방진결과표명,본설계심편가응용우중빈단적방대、모의운산、유원려파、AGC등계통중,우기능만족여처리미약신호등적고성능계통적수구.