电子质量
電子質量
전자질량
ELECTRONICS QUALITY
2009年
9期
6-9
,共4页
插值%数字存储示波器%波形捕获率%FPGA
插值%數字存儲示波器%波形捕穫率%FPGA
삽치%수자존저시파기%파형포획솔%FPGA
由于受到ADC转换速率的限制,当数宇示波器工作在快速时基档位时,最高实时采样率往往不能满足显示要求,这时候就需要对原始采样数据进行插值.目前,在进行波形内插时普遍采用了由软件实现正弦捅值的方法,但该办法具有运算效率低、波形恢复质量差等缺点.文章提出了一种多相滤波器插值算法,该算法能够有效的减少波形失真,同时将该算法用iq"GA设计实现,使数据处理的速度得到极大的提升,大大地提高了示波器在插值时的波形捕获率.
由于受到ADC轉換速率的限製,噹數宇示波器工作在快速時基檔位時,最高實時採樣率往往不能滿足顯示要求,這時候就需要對原始採樣數據進行插值.目前,在進行波形內插時普遍採用瞭由軟件實現正絃捅值的方法,但該辦法具有運算效率低、波形恢複質量差等缺點.文章提齣瞭一種多相濾波器插值算法,該算法能夠有效的減少波形失真,同時將該算法用iq"GA設計實現,使數據處理的速度得到極大的提升,大大地提高瞭示波器在插值時的波形捕穫率.
유우수도ADC전환속솔적한제,당수우시파기공작재쾌속시기당위시,최고실시채양솔왕왕불능만족현시요구,저시후취수요대원시채양수거진행삽치.목전,재진행파형내삽시보편채용료유연건실현정현통치적방법,단해판법구유운산효솔저、파형회복질량차등결점.문장제출료일충다상려파기삽치산법,해산법능구유효적감소파형실진,동시장해산법용iq"GA설계실현,사수거처리적속도득도겁대적제승,대대지제고료시파기재삽치시적파형포획솔.