测控技术
測控技術
측공기술
MEASUREMENT & CONTROL TECHNOLOGY
2009年
9期
17-19,22
,共4页
李峥辉%于平%朴仁官%唐伟
李崢輝%于平%樸仁官%唐偉
리쟁휘%우평%박인관%당위
现场可编程门阵列%绝对式矩阵编码器%信号采集处理
現場可編程門陣列%絕對式矩陣編碼器%信號採集處理
현장가편정문진렬%절대식구진편마기%신호채집처리
介绍了一种16位绝对式矩阵编码器信号采集与处理的设计.为提高编码器信号的处理速度以及系统的可靠性,以现场可编程门阵列(FPGA)代替传统的单片机为控制核心,采用VHDL硬件描述语言进行设计,FPGA实现AD控制,精、粗码处理,以及精粗校正组合等功能,最终输出二进制形式的角位移信息.实践证明,该设计运行稳定,可靠性高,处理时间小于10μs.
介紹瞭一種16位絕對式矩陣編碼器信號採集與處理的設計.為提高編碼器信號的處理速度以及繫統的可靠性,以現場可編程門陣列(FPGA)代替傳統的單片機為控製覈心,採用VHDL硬件描述語言進行設計,FPGA實現AD控製,精、粗碼處理,以及精粗校正組閤等功能,最終輸齣二進製形式的角位移信息.實踐證明,該設計運行穩定,可靠性高,處理時間小于10μs.
개소료일충16위절대식구진편마기신호채집여처리적설계.위제고편마기신호적처리속도이급계통적가고성,이현장가편정문진렬(FPGA)대체전통적단편궤위공제핵심,채용VHDL경건묘술어언진행설계,FPGA실현AD공제,정、조마처리,이급정조교정조합등공능,최종수출이진제형식적각위이신식.실천증명,해설계운행은정,가고성고,처리시간소우10μs.