宁波大学学报(理工版)
寧波大學學報(理工版)
저파대학학보(리공판)
JOURNAL OF NINGBO UNIVERSITY(NSEE)
2006年
1期
63-66
,共4页
FPGA%直接序列扩频%PN码%QDPSK调制
FPGA%直接序列擴頻%PN碼%QDPSK調製
FPGA%직접서렬확빈%PN마%QDPSK조제
现代通信系统尤其是扩频系统需要完成快速复杂的信号处理,对电路的处理速度提出了更高的要求.根据FPGA高速并行的处理能力和完全硬件实现的芯片构架及其系统实现的单片化的特点,在实现过程采用了直接数字频率合成技术(DDS)和并发处理技术,完成了系统的软件仿真和硬件电路设计和实现.仿真和测试的结果表明本系统与传统的实现方式相比,提高了系统的性能和处理速度,较大程度地减少了硬件延时.并且系统功能可以通过程序来修改和升级,具有很大的灵活性.
現代通信繫統尤其是擴頻繫統需要完成快速複雜的信號處理,對電路的處理速度提齣瞭更高的要求.根據FPGA高速併行的處理能力和完全硬件實現的芯片構架及其繫統實現的單片化的特點,在實現過程採用瞭直接數字頻率閤成技術(DDS)和併髮處理技術,完成瞭繫統的軟件倣真和硬件電路設計和實現.倣真和測試的結果錶明本繫統與傳統的實現方式相比,提高瞭繫統的性能和處理速度,較大程度地減少瞭硬件延時.併且繫統功能可以通過程序來脩改和升級,具有很大的靈活性.
현대통신계통우기시확빈계통수요완성쾌속복잡적신호처리,대전로적처리속도제출료경고적요구.근거FPGA고속병행적처리능력화완전경건실현적심편구가급기계통실현적단편화적특점,재실현과정채용료직접수자빈솔합성기술(DDS)화병발처리기술,완성료계통적연건방진화경건전로설계화실현.방진화측시적결과표명본계통여전통적실현방식상비,제고료계통적성능화처리속도,교대정도지감소료경건연시.병차계통공능가이통과정서래수개화승급,구유흔대적령활성.