微电子学
微電子學
미전자학
MICROELECTRONICS
2008年
5期
609-613
,共5页
Montgomery算法%FIPS%乘加器%流水线%模乘器
Montgomery算法%FIPS%乘加器%流水線%模乘器
Montgomery산법%FIPS%승가기%류수선%모승기
分析了基于FIPS的乘加器结构的VLSI实现随着操作数宽度的变化,速度和面积的变化趋势; 提出了一种改进FIPS算法,解决了采用流水线结构的数据通路导致的数据迟滞问题.在SMIC 0.18 μm CMOS工艺下,基于该改进算法,设计了一个128位操作数位宽的模乘器,与基于原算法的设计相比,硬件面积增加约5%,效率提高了约42%.利用该模乘器进行1 024位RSA运算时,速度可达1.1 Mbps.
分析瞭基于FIPS的乘加器結構的VLSI實現隨著操作數寬度的變化,速度和麵積的變化趨勢; 提齣瞭一種改進FIPS算法,解決瞭採用流水線結構的數據通路導緻的數據遲滯問題.在SMIC 0.18 μm CMOS工藝下,基于該改進算法,設計瞭一箇128位操作數位寬的模乘器,與基于原算法的設計相比,硬件麵積增加約5%,效率提高瞭約42%.利用該模乘器進行1 024位RSA運算時,速度可達1.1 Mbps.
분석료기우FIPS적승가기결구적VLSI실현수착조작수관도적변화,속도화면적적변화추세; 제출료일충개진FIPS산법,해결료채용류수선결구적수거통로도치적수거지체문제.재SMIC 0.18 μm CMOS공예하,기우해개진산법,설계료일개128위조작수위관적모승기,여기우원산법적설계상비,경건면적증가약5%,효솔제고료약42%.이용해모승기진행1 024위RSA운산시,속도가체1.1 Mbps.