电子技术应用
電子技術應用
전자기술응용
APPLICATION OF ELECTRONIC TECHNIQUE
2003年
8期
58-61
,共4页
秦洪密%李军%朱顺临%吴效明
秦洪密%李軍%硃順臨%吳效明
진홍밀%리군%주순림%오효명
公共时钟同步%源同步%信号完整性%时序%仿真
公共時鐘同步%源同步%信號完整性%時序%倣真
공공시종동보%원동보%신호완정성%시서%방진
详细讨论了在高速PCB设计中最常见的公共时钟同步(COMMON CLOCK)和源同步(SOURCE SYNCHRONOUS)电路的时序分析方法,并结合宽带网交换机设计实例在CADENCE仿真软件平台上进行了信号完整性仿真及时序仿真,得出用于指导PCB布局、布线约束规则的过程及思路.实践证实,在高速设计中进行正确的时序分析及仿真对保证高速PCB设计的质量和速度十分必要.
詳細討論瞭在高速PCB設計中最常見的公共時鐘同步(COMMON CLOCK)和源同步(SOURCE SYNCHRONOUS)電路的時序分析方法,併結閤寬帶網交換機設計實例在CADENCE倣真軟件平檯上進行瞭信號完整性倣真及時序倣真,得齣用于指導PCB佈跼、佈線約束規則的過程及思路.實踐證實,在高速設計中進行正確的時序分析及倣真對保證高速PCB設計的質量和速度十分必要.
상세토론료재고속PCB설계중최상견적공공시종동보(COMMON CLOCK)화원동보(SOURCE SYNCHRONOUS)전로적시서분석방법,병결합관대망교환궤설계실례재CADENCE방진연건평태상진행료신호완정성방진급시서방진,득출용우지도PCB포국、포선약속규칙적과정급사로.실천증실,재고속설계중진행정학적시서분석급방진대보증고속PCB설계적질량화속도십분필요.