计算机测量与控制
計算機測量與控製
계산궤측량여공제
COMPUTER MEASUREMENT & CONTROL
2002年
9期
612-613
,共2页
超高速数据采集%PCI总线%PCI总线目标接口器件
超高速數據採集%PCI總線%PCI總線目標接口器件
초고속수거채집%PCI총선%PCI총선목표접구기건
研究了PCI计算机总线超高速数据采集与DSP系统的设计与实现.系统采用PCI总线及I,Q支路双通道设计,通道采样率均为500MHz,系统存储深度为2MB,中央处理器采用高速DSP TMS320C6202,时序和逻辑电路由EPLD实现.实际测试结果表明,系统工作正常,证明系统原理与硬件设计是成功的.
研究瞭PCI計算機總線超高速數據採集與DSP繫統的設計與實現.繫統採用PCI總線及I,Q支路雙通道設計,通道採樣率均為500MHz,繫統存儲深度為2MB,中央處理器採用高速DSP TMS320C6202,時序和邏輯電路由EPLD實現.實際測試結果錶明,繫統工作正常,證明繫統原理與硬件設計是成功的.
연구료PCI계산궤총선초고속수거채집여DSP계통적설계여실현.계통채용PCI총선급I,Q지로쌍통도설계,통도채양솔균위500MHz,계통존저심도위2MB,중앙처리기채용고속DSP TMS320C6202,시서화라집전로유EPLD실현.실제측시결과표명,계통공작정상,증명계통원리여경건설계시성공적.