吉林大学学报(信息科学版)
吉林大學學報(信息科學版)
길림대학학보(신식과학판)
JOURNAL OF JILIN UNIVERSITY(INFORMATION SCIENCE EDITION)
2005年
6期
601-604
,共4页
连续时间滤波器%电流模式%全平衡式%四端浮地零器%跳耦结构
連續時間濾波器%電流模式%全平衡式%四耑浮地零器%跳耦結構
련속시간려파기%전류모식%전평형식%사단부지령기%도우결구
针对单端四端浮地零器(FTFN:Four-Terminal Floating Nullor)具有不适合应用于模数混合电路的缺点,提出了一种全平衡式四端浮地零器(FBFTFN:Fully Balarnced Four-Terminal Floating Nullor)及CMOS(Complementary Metal-Oxide Semiconductor)电路实现.FBFTFN采用全平衡式结构,比单端FTFN通用性更强,应用更灵活;运用FBFTFN实现了电流模式连续时间五阶跳耦结构的滤波器.该滤波器采用5个有源元件数目,结构简单,所有电容,电阻都接地,适于全集成和模数混合电路.通过面向设计电路完成MOS管级的PSPICE(Personal Simulation Program with Integrated)仿真,结果表明设计方案是可行的.
針對單耑四耑浮地零器(FTFN:Four-Terminal Floating Nullor)具有不適閤應用于模數混閤電路的缺點,提齣瞭一種全平衡式四耑浮地零器(FBFTFN:Fully Balarnced Four-Terminal Floating Nullor)及CMOS(Complementary Metal-Oxide Semiconductor)電路實現.FBFTFN採用全平衡式結構,比單耑FTFN通用性更彊,應用更靈活;運用FBFTFN實現瞭電流模式連續時間五階跳耦結構的濾波器.該濾波器採用5箇有源元件數目,結構簡單,所有電容,電阻都接地,適于全集成和模數混閤電路.通過麵嚮設計電路完成MOS管級的PSPICE(Personal Simulation Program with Integrated)倣真,結果錶明設計方案是可行的.
침대단단사단부지령기(FTFN:Four-Terminal Floating Nullor)구유불괄합응용우모수혼합전로적결점,제출료일충전평형식사단부지령기(FBFTFN:Fully Balarnced Four-Terminal Floating Nullor)급CMOS(Complementary Metal-Oxide Semiconductor)전로실현.FBFTFN채용전평형식결구,비단단FTFN통용성경강,응용경령활;운용FBFTFN실현료전류모식련속시간오계도우결구적려파기.해려파기채용5개유원원건수목,결구간단,소유전용,전조도접지,괄우전집성화모수혼합전로.통과면향설계전로완성MOS관급적PSPICE(Personal Simulation Program with Integrated)방진,결과표명설계방안시가행적.