电子工程师
電子工程師
전자공정사
ELECTRONIC ENGINEER
2006年
5期
48-49,58
,共3页
数据处理系统%显示终端%LCD控制器%数字测试仪器
數據處理繫統%顯示終耑%LCD控製器%數字測試儀器
수거처리계통%현시종단%LCD공제기%수자측시의기
提出了适合日益复杂的双处理器测试仪器中应用的显示数据处理系统的设计.以DSP(数字信号处理器)为核心集成数据处理和人机界面软件,以CPLD(复杂可编程逻辑器件)为核心集成LCD(液晶显示器)控制IP核,整个系统作为前端采集处理器与后端LCD显示终端的连接桥梁,是测试仪器模块化设计的重要部分.文中给出了DSP针对测试数据的处理方案、LCD控制IP核中减少数据通信时间的算法和仿真结果,所设计的系统在实际模块化设计的数字测试仪器中得到了应用.
提齣瞭適閤日益複雜的雙處理器測試儀器中應用的顯示數據處理繫統的設計.以DSP(數字信號處理器)為覈心集成數據處理和人機界麵軟件,以CPLD(複雜可編程邏輯器件)為覈心集成LCD(液晶顯示器)控製IP覈,整箇繫統作為前耑採集處理器與後耑LCD顯示終耑的連接橋樑,是測試儀器模塊化設計的重要部分.文中給齣瞭DSP針對測試數據的處理方案、LCD控製IP覈中減少數據通信時間的算法和倣真結果,所設計的繫統在實際模塊化設計的數字測試儀器中得到瞭應用.
제출료괄합일익복잡적쌍처리기측시의기중응용적현시수거처리계통적설계.이DSP(수자신호처리기)위핵심집성수거처리화인궤계면연건,이CPLD(복잡가편정라집기건)위핵심집성LCD(액정현시기)공제IP핵,정개계통작위전단채집처리기여후단LCD현시종단적련접교량,시측시의기모괴화설계적중요부분.문중급출료DSP침대측시수거적처리방안、LCD공제IP핵중감소수거통신시간적산법화방진결과,소설계적계통재실제모괴화설계적수자측시의기중득도료응용.