计算机工程与设计
計算機工程與設計
계산궤공정여설계
COMPUTER ENGINEERING AND DESIGN
2010年
18期
3972-3974
,共3页
混沌%现场可编程门阵列%IEEE-754标准%面积优化%浮点乘法器
混沌%現場可編程門陣列%IEEE-754標準%麵積優化%浮點乘法器
혼돈%현장가편정문진렬%IEEE-754표준%면적우화%부점승법기
提出了基于FPGA设计混沌信号发生器的改进方法.采用Euler算法将连续混沌系统转换为离散混沌系统;基于IEEE-754单精度浮点数标准和模块化设计理念,使用Quartus Ⅱ软件,采用VHDL和原理图相结合的方式设计混沌信号发生器.最后,在FPGA实验系统上进行实验,在示波器上显示了混沌吸引子的相图及时域混沌信号.由于采用了基于数据选择器的面积优化方法,复用耗费逻辑资源较多的浮点运算模块,大大减少了混沌信号发生器所占用的FPGA逻辑资源.实验结果表明了该方法的有效性和通用性.
提齣瞭基于FPGA設計混沌信號髮生器的改進方法.採用Euler算法將連續混沌繫統轉換為離散混沌繫統;基于IEEE-754單精度浮點數標準和模塊化設計理唸,使用Quartus Ⅱ軟件,採用VHDL和原理圖相結閤的方式設計混沌信號髮生器.最後,在FPGA實驗繫統上進行實驗,在示波器上顯示瞭混沌吸引子的相圖及時域混沌信號.由于採用瞭基于數據選擇器的麵積優化方法,複用耗費邏輯資源較多的浮點運算模塊,大大減少瞭混沌信號髮生器所佔用的FPGA邏輯資源.實驗結果錶明瞭該方法的有效性和通用性.
제출료기우FPGA설계혼돈신호발생기적개진방법.채용Euler산법장련속혼돈계통전환위리산혼돈계통;기우IEEE-754단정도부점수표준화모괴화설계이념,사용Quartus Ⅱ연건,채용VHDL화원리도상결합적방식설계혼돈신호발생기.최후,재FPGA실험계통상진행실험,재시파기상현시료혼돈흡인자적상도급시역혼돈신호.유우채용료기우수거선택기적면적우화방법,복용모비라집자원교다적부점운산모괴,대대감소료혼돈신호발생기소점용적FPGA라집자원.실험결과표명료해방법적유효성화통용성.