现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2010年
18期
13-16
,共4页
DDFS%FPGA%Taylor%杂散抑制%循环相位累加器
DDFS%FPGA%Taylor%雜散抑製%循環相位纍加器
DDFS%FPGA%Taylor%잡산억제%순배상위루가기
研究传统的DDFS频谱杂散分量,分析了杂散分量的来源和传统相位抖动除噪技术的缺点,提出了对相位舍入分解进行Taylor展开的DDFS改进结构.同时该结构采用循环相位累加器等结构,降低了杂散分量,提高了频率精度,压缩了ROM的容量.FPGA上的实现表明该结构能有效降低杂散,能使SDFR比采用相位抖动除噪的方法扩大30 dB,同时ROM的容量比传统结构压缩了4倍以上.
研究傳統的DDFS頻譜雜散分量,分析瞭雜散分量的來源和傳統相位抖動除譟技術的缺點,提齣瞭對相位捨入分解進行Taylor展開的DDFS改進結構.同時該結構採用循環相位纍加器等結構,降低瞭雜散分量,提高瞭頻率精度,壓縮瞭ROM的容量.FPGA上的實現錶明該結構能有效降低雜散,能使SDFR比採用相位抖動除譟的方法擴大30 dB,同時ROM的容量比傳統結構壓縮瞭4倍以上.
연구전통적DDFS빈보잡산분량,분석료잡산분량적래원화전통상위두동제조기술적결점,제출료대상위사입분해진행Taylor전개적DDFS개진결구.동시해결구채용순배상위루가기등결구,강저료잡산분량,제고료빈솔정도,압축료ROM적용량.FPGA상적실현표명해결구능유효강저잡산,능사SDFR비채용상위두동제조적방법확대30 dB,동시ROM적용량비전통결구압축료4배이상.