信息技术
信息技術
신식기술
INFORMATION TECHNOLOGY
2008年
4期
67-69
,共3页
吞脉冲计数器%频率综合器%低功耗%CMOS
吞脈遲計數器%頻率綜閤器%低功耗%CMOS
탄맥충계수기%빈솔종합기%저공모%CMOS
介绍了一种基于0.18μm CMOS工艺的频率合成器子电路吞脉冲计数器的设计方法,并对电路功耗进行了优化.仿真结果表明,该计数器可与双模预分频器构成分频比连续变化的可变分频器,系统最高工作频率为7.5GHz,双模预分频器为采用相位切换结构的16/17预分频器,吞脉冲计数器部分最高工作频率为700MHz,电源电压2V,消耗电流小于0.4mA.
介紹瞭一種基于0.18μm CMOS工藝的頻率閤成器子電路吞脈遲計數器的設計方法,併對電路功耗進行瞭優化.倣真結果錶明,該計數器可與雙模預分頻器構成分頻比連續變化的可變分頻器,繫統最高工作頻率為7.5GHz,雙模預分頻器為採用相位切換結構的16/17預分頻器,吞脈遲計數器部分最高工作頻率為700MHz,電源電壓2V,消耗電流小于0.4mA.
개소료일충기우0.18μm CMOS공예적빈솔합성기자전로탄맥충계수기적설계방법,병대전로공모진행료우화.방진결과표명,해계수기가여쌍모예분빈기구성분빈비련속변화적가변분빈기,계통최고공작빈솔위7.5GHz,쌍모예분빈기위채용상위절환결구적16/17예분빈기,탄맥충계수기부분최고공작빈솔위700MHz,전원전압2V,소모전류소우0.4mA.