江苏大学学报(自然科学版)
江囌大學學報(自然科學版)
강소대학학보(자연과학판)
JOURNAL OF JIANGSU UNIVERSITY OF SCIENCE AND TECHNOLOGY(NATURAL SCIENCE)
2011年
4期
433-437
,共5页
樊祥宁%曾军%李斌%朱薇薇%陈晓光
樊祥寧%曾軍%李斌%硃薇薇%陳曉光
번상저%증군%리빈%주미미%진효광
无线传感网%压控振荡器%开关电容阵列%相位噪声%低功耗
無線傳感網%壓控振盪器%開關電容陣列%相位譟聲%低功耗
무선전감망%압공진탕기%개관전용진렬%상위조성%저공모
为满足无线传感网射频收发芯片中频率综合器的应用需求,采用TSMC 0.18 μm RF CMOS工艺设计并实现了一个4.8 GHz低功耗LC压控振荡器.电路核心采用电流源偏置的互补差分负阻LC振荡器结构以及3 bit开关电容阵列,输出采用共源级缓冲.给出了电路设计,对噪声抑制进行了分析,并在Cadence环境下完成了版图设计,版图面积为700μm×900 μm.在电源电压为1.8V条件下进行了后仿真,并采用2组SSGSS及1组三针直流探针完成了流片验证和芯片测试.结果表明:电路的后仿真调谐范围大于25%,能够有效地补偿工艺角偏差;在载波频率为4.8 GHz处,后仿真相位噪声为- 126.8 dBe/Hz@3 MHz.实际测试中,电路的调谐范围为24%,在应用要求的3 MHz频偏处,相位噪声达到- 121.12 dBc/Hz,核心电路工作电流仅为2 mA.
為滿足無線傳感網射頻收髮芯片中頻率綜閤器的應用需求,採用TSMC 0.18 μm RF CMOS工藝設計併實現瞭一箇4.8 GHz低功耗LC壓控振盪器.電路覈心採用電流源偏置的互補差分負阻LC振盪器結構以及3 bit開關電容陣列,輸齣採用共源級緩遲.給齣瞭電路設計,對譟聲抑製進行瞭分析,併在Cadence環境下完成瞭版圖設計,版圖麵積為700μm×900 μm.在電源電壓為1.8V條件下進行瞭後倣真,併採用2組SSGSS及1組三針直流探針完成瞭流片驗證和芯片測試.結果錶明:電路的後倣真調諧範圍大于25%,能夠有效地補償工藝角偏差;在載波頻率為4.8 GHz處,後倣真相位譟聲為- 126.8 dBe/Hz@3 MHz.實際測試中,電路的調諧範圍為24%,在應用要求的3 MHz頻偏處,相位譟聲達到- 121.12 dBc/Hz,覈心電路工作電流僅為2 mA.
위만족무선전감망사빈수발심편중빈솔종합기적응용수구,채용TSMC 0.18 μm RF CMOS공예설계병실현료일개4.8 GHz저공모LC압공진탕기.전로핵심채용전류원편치적호보차분부조LC진탕기결구이급3 bit개관전용진렬,수출채용공원급완충.급출료전로설계,대조성억제진행료분석,병재Cadence배경하완성료판도설계,판도면적위700μm×900 μm.재전원전압위1.8V조건하진행료후방진,병채용2조SSGSS급1조삼침직류탐침완성료류편험증화심편측시.결과표명:전로적후방진조해범위대우25%,능구유효지보상공예각편차;재재파빈솔위4.8 GHz처,후방진상위조성위- 126.8 dBe/Hz@3 MHz.실제측시중,전로적조해범위위24%,재응용요구적3 MHz빈편처,상위조성체도- 121.12 dBc/Hz,핵심전로공작전류부위2 mA.