电子质量
電子質量
전자질량
ELECTRONICS QUALITY
2008年
10期
16-17,21
,共3页
DC/DC稳压器%误差放大器%折叠式共源共栅
DC/DC穩壓器%誤差放大器%摺疊式共源共柵
DC/DC은압기%오차방대기%절첩식공원공책
设计了一种应用于DC/DC集成稳压器的误差放大与逻辑控制电路.误差放大器的核心部分采用电流镜、折叠式共源共栅等结构,显著提高了增益、电源抑制比和共模抑制比;逻辑控制部分实现了对芯片工作模式的选择控制,并具有钳位功能.采用Sanyo Hspiee模型进行仿真后表明,在很宽的频带范围内,误差放大器的差模增益大于80dB;逻辑控制电路工作时序正确可靠;各项性能指标满足设计要求.
設計瞭一種應用于DC/DC集成穩壓器的誤差放大與邏輯控製電路.誤差放大器的覈心部分採用電流鏡、摺疊式共源共柵等結構,顯著提高瞭增益、電源抑製比和共模抑製比;邏輯控製部分實現瞭對芯片工作模式的選擇控製,併具有鉗位功能.採用Sanyo Hspiee模型進行倣真後錶明,在很寬的頻帶範圍內,誤差放大器的差模增益大于80dB;邏輯控製電路工作時序正確可靠;各項性能指標滿足設計要求.
설계료일충응용우DC/DC집성은압기적오차방대여라집공제전로.오차방대기적핵심부분채용전류경、절첩식공원공책등결구,현저제고료증익、전원억제비화공모억제비;라집공제부분실현료대심편공작모식적선택공제,병구유겸위공능.채용Sanyo Hspiee모형진행방진후표명,재흔관적빈대범위내,오차방대기적차모증익대우80dB;라집공제전로공작시서정학가고;각항성능지표만족설계요구.