通信学报
通信學報
통신학보
JOURNAL OF CHINA INSTITUTE OF COMMUNICATIONS
2002年
1期
70-76
,共7页
朱正%邱祖江%任俊彦%杨莲兴
硃正%邱祖江%任俊彥%楊蓮興
주정%구조강%임준언%양련흥
串并-并串转换%锁相环%均衡电路%收发器%时钟提取
串併-併串轉換%鎖相環%均衡電路%收髮器%時鐘提取
천병-병천전환%쇄상배%균형전로%수발기%시종제취
本文介绍了一种单片集成的吉比特以太网串并-并串转换电路.在芯片中,模拟锁相环产生1.25GHz高速时钟(当芯片用于光纤网络,时钟速率就为1.06GHz),同时一个10到1多路选择器完成并行数据到串行的转换.在接收端,差分输入信号依次经过均衡电路、双端-单端转换电路转换成数字信号.同时,数据和时钟提取电路提取出时钟,并将数据重新同步.最后,串并转换电路完成串行-并行转换和字节同步.实验芯片采用0.35mm SPTM CMOS工艺,芯片面积为1.92㎜2,在最高输入输出数据波特率条件下的功耗为900mW.
本文介紹瞭一種單片集成的吉比特以太網串併-併串轉換電路.在芯片中,模擬鎖相環產生1.25GHz高速時鐘(噹芯片用于光纖網絡,時鐘速率就為1.06GHz),同時一箇10到1多路選擇器完成併行數據到串行的轉換.在接收耑,差分輸入信號依次經過均衡電路、雙耑-單耑轉換電路轉換成數字信號.同時,數據和時鐘提取電路提取齣時鐘,併將數據重新同步.最後,串併轉換電路完成串行-併行轉換和字節同步.實驗芯片採用0.35mm SPTM CMOS工藝,芯片麵積為1.92㎜2,在最高輸入輸齣數據波特率條件下的功耗為900mW.
본문개소료일충단편집성적길비특이태망천병-병천전환전로.재심편중,모의쇄상배산생1.25GHz고속시종(당심편용우광섬망락,시종속솔취위1.06GHz),동시일개10도1다로선택기완성병행수거도천행적전환.재접수단,차분수입신호의차경과균형전로、쌍단-단단전환전로전환성수자신호.동시,수거화시종제취전로제취출시종,병장수거중신동보.최후,천병전환전로완성천행-병행전환화자절동보.실험심편채용0.35mm SPTM CMOS공예,심편면적위1.92㎜2,재최고수입수출수거파특솔조건하적공모위900mW.