计算机研究与发展
計算機研究與髮展
계산궤연구여발전
JOURNAL OF COMPUTER RESEARCH AND DEVELOPMENT
2002年
1期
1-8
,共8页
系统级芯片%IP%基于平台的设计方法
繫統級芯片%IP%基于平檯的設計方法
계통급심편%IP%기우평태적설계방법
随着集成电路技术的迅速发展,集成电路已进入系统级芯片(SoC)设计时代.SoC芯片的集成度越来越高,单芯片上的集成度和操作频率越来越高,投放市场的时间要求越来越短.为了实现这样的SoC芯片,设计者越来越依赖于IP模块的重用.SoC复杂性的提高和IP模块的多样化,SoC芯片中多个厂商不同IP模块的使用,导致了IP模块可重用的许多问题.IP模块和片上总线,以及EDA工具接口的标准化,是解决IP模块标准化的很好途径;另一方面,SoC芯片设计的复杂性和嵌入软件所占比重的增加,要求更高层次的系统抽象和软硬件的协同设计,使用更流行的设计语言进行系统的硬件设计和更有效的系统设计方法.描述了SoC芯片设计中的IP模块可重用技术以及所存在的问题,介绍了SoC IP模块和片上总线结构的标准化,讨论了基于C/C++扩展类库的系统级描述语言和基于平台的SoC设计方法.
隨著集成電路技術的迅速髮展,集成電路已進入繫統級芯片(SoC)設計時代.SoC芯片的集成度越來越高,單芯片上的集成度和操作頻率越來越高,投放市場的時間要求越來越短.為瞭實現這樣的SoC芯片,設計者越來越依賴于IP模塊的重用.SoC複雜性的提高和IP模塊的多樣化,SoC芯片中多箇廠商不同IP模塊的使用,導緻瞭IP模塊可重用的許多問題.IP模塊和片上總線,以及EDA工具接口的標準化,是解決IP模塊標準化的很好途徑;另一方麵,SoC芯片設計的複雜性和嵌入軟件所佔比重的增加,要求更高層次的繫統抽象和軟硬件的協同設計,使用更流行的設計語言進行繫統的硬件設計和更有效的繫統設計方法.描述瞭SoC芯片設計中的IP模塊可重用技術以及所存在的問題,介紹瞭SoC IP模塊和片上總線結構的標準化,討論瞭基于C/C++擴展類庫的繫統級描述語言和基于平檯的SoC設計方法.
수착집성전로기술적신속발전,집성전로이진입계통급심편(SoC)설계시대.SoC심편적집성도월래월고,단심편상적집성도화조작빈솔월래월고,투방시장적시간요구월래월단.위료실현저양적SoC심편,설계자월래월의뢰우IP모괴적중용.SoC복잡성적제고화IP모괴적다양화,SoC심편중다개엄상불동IP모괴적사용,도치료IP모괴가중용적허다문제.IP모괴화편상총선,이급EDA공구접구적표준화,시해결IP모괴표준화적흔호도경;령일방면,SoC심편설계적복잡성화감입연건소점비중적증가,요구경고층차적계통추상화연경건적협동설계,사용경류행적설계어언진행계통적경건설계화경유효적계통설계방법.묘술료SoC심편설계중적IP모괴가중용기술이급소존재적문제,개소료SoC IP모괴화편상총선결구적표준화,토론료기우C/C++확전류고적계통급묘술어언화기우평태적SoC설계방법.