华中科技大学学报(自然科学版)
華中科技大學學報(自然科學版)
화중과기대학학보(자연과학판)
JOURNAL OF HUAZHONG UNIVERSITY OF SCIENCE AND TECHNOLOGY(NATURE SCIENCE)
2006年
4期
8-10
,共3页
液晶显示(LCD)控制器%先进先出(FIFO)%亚稳态%格雷码
液晶顯示(LCD)控製器%先進先齣(FIFO)%亞穩態%格雷碼
액정현시(LCD)공제기%선진선출(FIFO)%아은태%격뢰마
在分析液晶显示(LCD)控制器总体结构的基础上,阐述了用异步FIFO(先进先出)电路来解决显示存储器的并发访问和异步时钟域问题.给出了FIFO电路结构,并对其工作原理进行了分析.为减小亚稳态的出现几率,提高电路的工作稳定性,提出了两种方法来优化FIFO电路.一是用格雷码代替二进制编码,因为格雷码在任意两个相邻的数之间转换时,只有一个数位发生变化,这样可以有效缩短过渡周期.二是用两级触发器来同步输入的异步信号.FIFO电路使用VerilogHDL语言实现,并用Modelsim进行仿真.该设计已经成功运用到一款针对手持设备应用的LCD控制器中,测试结果表明该控制器工作正常,画面稳定、清晰.
在分析液晶顯示(LCD)控製器總體結構的基礎上,闡述瞭用異步FIFO(先進先齣)電路來解決顯示存儲器的併髮訪問和異步時鐘域問題.給齣瞭FIFO電路結構,併對其工作原理進行瞭分析.為減小亞穩態的齣現幾率,提高電路的工作穩定性,提齣瞭兩種方法來優化FIFO電路.一是用格雷碼代替二進製編碼,因為格雷碼在任意兩箇相鄰的數之間轉換時,隻有一箇數位髮生變化,這樣可以有效縮短過渡週期.二是用兩級觸髮器來同步輸入的異步信號.FIFO電路使用VerilogHDL語言實現,併用Modelsim進行倣真.該設計已經成功運用到一款針對手持設備應用的LCD控製器中,測試結果錶明該控製器工作正常,畫麵穩定、清晰.
재분석액정현시(LCD)공제기총체결구적기출상,천술료용이보FIFO(선진선출)전로래해결현시존저기적병발방문화이보시종역문제.급출료FIFO전로결구,병대기공작원리진행료분석.위감소아은태적출현궤솔,제고전로적공작은정성,제출료량충방법래우화FIFO전로.일시용격뢰마대체이진제편마,인위격뢰마재임의량개상린적수지간전환시,지유일개수위발생변화,저양가이유효축단과도주기.이시용량급촉발기래동보수입적이보신호.FIFO전로사용VerilogHDL어언실현,병용Modelsim진행방진.해설계이경성공운용도일관침대수지설비응용적LCD공제기중,측시결과표명해공제기공작정상,화면은정、청석.