应用科技
應用科技
응용과기
YING YONG KE JI
2009年
2期
38-41
,共4页
搏里叶变换%现场可编程门列阵%ISE%ModemSim
搏裏葉變換%現場可編程門列陣%ISE%ModemSim
박리협변환%현장가편정문렬진%ISE%ModemSim
针对在现场可编程门阵列上实现快速傅里叶变换算法的问题,优化设计出一种完整的总体实现方案,并结合系统的研制,详细地分析了其内部各功能模块的工作原理,提出了采用空间换时间技术和流水线技术加快系统运算速度的方法.利用硬件描述语言Verilog HDL对各功能模块进行编程,再进一步利用ISE和ModemSim工具对其进行综合和仿真,并对仿真结果进行了分析和验证.实验果表明,设计完成的系统能够在保证运算精度和实现复杂度的同时,切实可行地完成设计的总体要求.
針對在現場可編程門陣列上實現快速傅裏葉變換算法的問題,優化設計齣一種完整的總體實現方案,併結閤繫統的研製,詳細地分析瞭其內部各功能模塊的工作原理,提齣瞭採用空間換時間技術和流水線技術加快繫統運算速度的方法.利用硬件描述語言Verilog HDL對各功能模塊進行編程,再進一步利用ISE和ModemSim工具對其進行綜閤和倣真,併對倣真結果進行瞭分析和驗證.實驗果錶明,設計完成的繫統能夠在保證運算精度和實現複雜度的同時,切實可行地完成設計的總體要求.
침대재현장가편정문진렬상실현쾌속부리협변환산법적문제,우화설계출일충완정적총체실현방안,병결합계통적연제,상세지분석료기내부각공능모괴적공작원리,제출료채용공간환시간기술화류수선기술가쾌계통운산속도적방법.이용경건묘술어언Verilog HDL대각공능모괴진행편정,재진일보이용ISE화ModemSim공구대기진행종합화방진,병대방진결과진행료분석화험증.실험과표명,설계완성적계통능구재보증운산정도화실현복잡도적동시,절실가행지완성설계적총체요구.