世界科技研究与发展
世界科技研究與髮展
세계과기연구여발전
WORLD SCI-TECH R & D
2012年
2期
233-236
,共4页
FPGA%并行处理%实时相关计算%重叠相加法%雷达
FPGA%併行處理%實時相關計算%重疊相加法%雷達
FPGA%병행처리%실시상관계산%중첩상가법%뢰체
介绍了一种实现高速雷达信号实时处理的IP核的实现方法.将采样率为4G/S的雷达采样信号分为16路采样频率为250 M/S的信号并行输入给FPGA芯片.然后,在芯片内对这16路信号进行并行处理,完成采样信号与特征库信号的相关计算.首先介绍了快速相关计算的方法和重叠相加法的原理,给出了用FPGA实现快速实时相关计算框图.通过平台测试和仿真计算,结果表明,设计满足资源、对序以及精度等各方面要求.
介紹瞭一種實現高速雷達信號實時處理的IP覈的實現方法.將採樣率為4G/S的雷達採樣信號分為16路採樣頻率為250 M/S的信號併行輸入給FPGA芯片.然後,在芯片內對這16路信號進行併行處理,完成採樣信號與特徵庫信號的相關計算.首先介紹瞭快速相關計算的方法和重疊相加法的原理,給齣瞭用FPGA實現快速實時相關計算框圖.通過平檯測試和倣真計算,結果錶明,設計滿足資源、對序以及精度等各方麵要求.
개소료일충실현고속뢰체신호실시처리적IP핵적실현방법.장채양솔위4G/S적뢰체채양신호분위16로채양빈솔위250 M/S적신호병행수입급FPGA심편.연후,재심편내대저16로신호진행병행처리,완성채양신호여특정고신호적상관계산.수선개소료쾌속상관계산적방법화중첩상가법적원리,급출료용FPGA실현쾌속실시상관계산광도.통과평태측시화방진계산,결과표명,설계만족자원、대서이급정도등각방면요구.