微电子学与计算机
微電子學與計算機
미전자학여계산궤
MICROELECTRONICS & COMPUTER
2007年
8期
142-144
,共3页
张彦龙%储鹏%文治平%于立新
張彥龍%儲鵬%文治平%于立新
장언룡%저붕%문치평%우립신
CMOS电路%延时电路%延时锁定环%延时单元%双沿延时
CMOS電路%延時電路%延時鎖定環%延時單元%雙沿延時
CMOS전로%연시전로%연시쇄정배%연시단원%쌍연연시
提出一种数字控制可编程延时单元(Digitally Controlled Programmed Delay Element,DCPDE)结构,对数字控制字可编程延时单元(DCPDE)进行了理论分析和设计方法研究.采用二进制编码控制的电流镜为延时单元提供充、放电电流,实现了信号的上升、下降沿等量延时,本单元可嵌入全数字控制的延时锁定环设计中,能够实现50%占空比420 ps~920 ps的双沿延时.
提齣一種數字控製可編程延時單元(Digitally Controlled Programmed Delay Element,DCPDE)結構,對數字控製字可編程延時單元(DCPDE)進行瞭理論分析和設計方法研究.採用二進製編碼控製的電流鏡為延時單元提供充、放電電流,實現瞭信號的上升、下降沿等量延時,本單元可嵌入全數字控製的延時鎖定環設計中,能夠實現50%佔空比420 ps~920 ps的雙沿延時.
제출일충수자공제가편정연시단원(Digitally Controlled Programmed Delay Element,DCPDE)결구,대수자공제자가편정연시단원(DCPDE)진행료이론분석화설계방법연구.채용이진제편마공제적전류경위연시단원제공충、방전전류,실현료신호적상승、하강연등량연시,본단원가감입전수자공제적연시쇄정배설계중,능구실현50%점공비420 ps~920 ps적쌍연연시.