时间频率学报
時間頻率學報
시간빈솔학보
JOURNAL OF TIME AND FREQUENCY
2004年
1期
1-7
,共7页
复杂可编程逻辑器件(CPLD)%数字移相分频钟
複雜可編程邏輯器件(CPLD)%數字移相分頻鐘
복잡가편정라집기건(CPLD)%수자이상분빈종
设计了一种数字移相分频钟,其中利用了先进的复杂可编程逻辑器件(CPLD-Complex Programmable Logic Device)技术,将硬件电路模块化,把各功能模块集成在一个芯片中.与以往用分立元件设计硬件电路相比,具有电路简单,可靠性高,便于调试的特点.
設計瞭一種數字移相分頻鐘,其中利用瞭先進的複雜可編程邏輯器件(CPLD-Complex Programmable Logic Device)技術,將硬件電路模塊化,把各功能模塊集成在一箇芯片中.與以往用分立元件設計硬件電路相比,具有電路簡單,可靠性高,便于調試的特點.
설계료일충수자이상분빈종,기중이용료선진적복잡가편정라집기건(CPLD-Complex Programmable Logic Device)기술,장경건전로모괴화,파각공능모괴집성재일개심편중.여이왕용분립원건설계경건전로상비,구유전로간단,가고성고,편우조시적특점.