北京理工大学学报
北京理工大學學報
북경리공대학학보
JOURNAL OF BEIJING INSTITUTE OF TECHNOLOGY
2001年
4期
498-502
,共5页
王正杰%李霁红%龙锐%张天桥
王正傑%李霽紅%龍銳%張天橋
왕정걸%리제홍%룡예%장천교
超高速集成电路硬件描述语言%数字信号处理器%可擦除可编程逻辑器件
超高速集成電路硬件描述語言%數字信號處理器%可抆除可編程邏輯器件
초고속집성전로경건묘술어언%수자신호처리기%가찰제가편정라집기건
研究利用超高速集成电路硬件描述语言(VHDL)设计某导弹数字控制器中硬件控制器的方法.结合EDA设计思想对该系统的硬件控制器进行总体功能和各子功能的分析、设计,然后利用VHDL对各功能模块进行描述,最后将已经过仿真检验的设计卸载到相应的可擦除编程逻辑器件(EPLD)中.充分利用VHDL的灵活性、可移植性和可编程逻辑器件的静态可重复编程及在线动态重构特性,使硬件设计像软件一样通过编程实现.半实物仿真试验结果表明,硬件控制器性能稳定,满足了设计要求.
研究利用超高速集成電路硬件描述語言(VHDL)設計某導彈數字控製器中硬件控製器的方法.結閤EDA設計思想對該繫統的硬件控製器進行總體功能和各子功能的分析、設計,然後利用VHDL對各功能模塊進行描述,最後將已經過倣真檢驗的設計卸載到相應的可抆除編程邏輯器件(EPLD)中.充分利用VHDL的靈活性、可移植性和可編程邏輯器件的靜態可重複編程及在線動態重構特性,使硬件設計像軟件一樣通過編程實現.半實物倣真試驗結果錶明,硬件控製器性能穩定,滿足瞭設計要求.
연구이용초고속집성전로경건묘술어언(VHDL)설계모도탄수자공제기중경건공제기적방법.결합EDA설계사상대해계통적경건공제기진행총체공능화각자공능적분석、설계,연후이용VHDL대각공능모괴진행묘술,최후장이경과방진검험적설계사재도상응적가찰제편정라집기건(EPLD)중.충분이용VHDL적령활성、가이식성화가편정라집기건적정태가중복편정급재선동태중구특성,사경건설계상연건일양통과편정실현.반실물방진시험결과표명,경건공제기성능은정,만족료설계요구.