电路与系统学报
電路與繫統學報
전로여계통학보
JOURNAL OF CIRCUITS AND SYSTEMS
2010年
3期
35-38
,共4页
蔡坤明%丁扣宝%罗豪%韩雁
蔡坤明%丁釦寶%囉豪%韓雁
채곤명%정구보%라호%한안
采样保持%增益增强性运放%自举开关
採樣保持%增益增彊性運放%自舉開關
채양보지%증익증강성운방%자거개관
设计了一种用于Pipelined ADCs中的前置采样保持电路.从理论上推导了12bit、100MHz的模数转换器对采样保持电路各个子电路的性能指标要求,按此要求设计了增益增强型运放、自举开关等子电路.基于SMIC 0.13μm,3.3V工艺,Spectre仿真结果表明,在采样频率为100MS/s,输入信号频率为9.7656M时实现了81.9dB的信噪失真比(SINAD)和13.3位的有效位数(ENOB),无杂散动态范围(SFDR)可达94.9dB,功耗仅为24mW.输入直到奈奎斯特频率,仍能保持81.5dB的信噪失真比和13.2位的有效位数,SFDR可达到92.67dB.
設計瞭一種用于Pipelined ADCs中的前置採樣保持電路.從理論上推導瞭12bit、100MHz的模數轉換器對採樣保持電路各箇子電路的性能指標要求,按此要求設計瞭增益增彊型運放、自舉開關等子電路.基于SMIC 0.13μm,3.3V工藝,Spectre倣真結果錶明,在採樣頻率為100MS/s,輸入信號頻率為9.7656M時實現瞭81.9dB的信譟失真比(SINAD)和13.3位的有效位數(ENOB),無雜散動態範圍(SFDR)可達94.9dB,功耗僅為24mW.輸入直到奈奎斯特頻率,仍能保持81.5dB的信譟失真比和13.2位的有效位數,SFDR可達到92.67dB.
설계료일충용우Pipelined ADCs중적전치채양보지전로.종이론상추도료12bit、100MHz적모수전환기대채양보지전로각개자전로적성능지표요구,안차요구설계료증익증강형운방、자거개관등자전로.기우SMIC 0.13μm,3.3V공예,Spectre방진결과표명,재채양빈솔위100MS/s,수입신호빈솔위9.7656M시실현료81.9dB적신조실진비(SINAD)화13.3위적유효위수(ENOB),무잡산동태범위(SFDR)가체94.9dB,공모부위24mW.수입직도내규사특빈솔,잉능보지81.5dB적신조실진비화13.2위적유효위수,SFDR가체도92.67dB.