探测与控制学报
探測與控製學報
탐측여공제학보
JOURNAL OF DETECTION & CONTROL
2011年
6期
42-45,51
,共5页
卢一喆%蒙美海%张峰%张珂
盧一喆%矇美海%張峰%張珂
로일철%몽미해%장봉%장가
直接数字频率合成(DDS)%现场可编程门阵列(FPGA)%DSP Builder软件
直接數字頻率閤成(DDS)%現場可編程門陣列(FPGA)%DSP Builder軟件
직접수자빈솔합성(DDS)%현장가편정문진렬(FPGA)%DSP Builder연건
利用FPGA设计直接数字频率合成器(DDS),通常是采用硬件描述语言与原理图输入相结合的方法.对设计者的硬件基础要求较高,且要求熟悉硬件电路设计语言,综合性较强.提出一种基于DSP Builder的直接数字频率合成的设计方法,在DSP Builder软件中完成FPGA DDS的模型设计,在Simulink软件中完成图形界面下的建模、仿真和系统集成.设计实例表明:通过系统参数的设置可方便地对信号的频率及相位进行修改,继而缩短了研制周期,为DDS设计提供了一种新的设计方法.该方法无需编制复杂的程序代码,利用DSPBuilder软件友好的图形开发界面就可进行系统设计,且开发环境与QuartusⅡ软件交互性强,便于修改,具有 良好的可重配性.
利用FPGA設計直接數字頻率閤成器(DDS),通常是採用硬件描述語言與原理圖輸入相結閤的方法.對設計者的硬件基礎要求較高,且要求熟悉硬件電路設計語言,綜閤性較彊.提齣一種基于DSP Builder的直接數字頻率閤成的設計方法,在DSP Builder軟件中完成FPGA DDS的模型設計,在Simulink軟件中完成圖形界麵下的建模、倣真和繫統集成.設計實例錶明:通過繫統參數的設置可方便地對信號的頻率及相位進行脩改,繼而縮短瞭研製週期,為DDS設計提供瞭一種新的設計方法.該方法無需編製複雜的程序代碼,利用DSPBuilder軟件友好的圖形開髮界麵就可進行繫統設計,且開髮環境與QuartusⅡ軟件交互性彊,便于脩改,具有 良好的可重配性.
이용FPGA설계직접수자빈솔합성기(DDS),통상시채용경건묘술어언여원리도수입상결합적방법.대설계자적경건기출요구교고,차요구숙실경건전로설계어언,종합성교강.제출일충기우DSP Builder적직접수자빈솔합성적설계방법,재DSP Builder연건중완성FPGA DDS적모형설계,재Simulink연건중완성도형계면하적건모、방진화계통집성.설계실례표명:통과계통삼수적설치가방편지대신호적빈솔급상위진행수개,계이축단료연제주기,위DDS설계제공료일충신적설계방법.해방법무수편제복잡적정서대마,이용DSPBuilder연건우호적도형개발계면취가진행계통설계,차개발배경여QuartusⅡ연건교호성강,편우수개,구유 량호적가중배성.