现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2011年
2期
148-150
,共3页
轨至轨%运算放大器%CMOS%模拟电路
軌至軌%運算放大器%CMOS%模擬電路
궤지궤%운산방대기%CMOS%모의전로
为适应低压低功耗设计的应用,设计了一种超低电源电压的轨至轨CMOS运算放大器.采用N沟道差分对和共模电平偏移的P沟道差分对来实现轨至轨信号输入.当输入信号的共模电平处于中间时,P沟道差分对的输入共模电平会由共模电平偏移电路降低.以使得P沟道差分对工作.采用对称运算放大器结构,并结合电平偏移电路来构成互补输入差分对.采用0.13μm的CMOS工艺制程,在0.6 V电源电压下,HSpice模拟结果表明,带10 pF电容负载时,运算放大器能实现轨至轨输入,其性能为:功耗390μW,直流增益60 dB,单位增益带宽22 MHz,相位裕度80°.
為適應低壓低功耗設計的應用,設計瞭一種超低電源電壓的軌至軌CMOS運算放大器.採用N溝道差分對和共模電平偏移的P溝道差分對來實現軌至軌信號輸入.噹輸入信號的共模電平處于中間時,P溝道差分對的輸入共模電平會由共模電平偏移電路降低.以使得P溝道差分對工作.採用對稱運算放大器結構,併結閤電平偏移電路來構成互補輸入差分對.採用0.13μm的CMOS工藝製程,在0.6 V電源電壓下,HSpice模擬結果錶明,帶10 pF電容負載時,運算放大器能實現軌至軌輸入,其性能為:功耗390μW,直流增益60 dB,單位增益帶寬22 MHz,相位裕度80°.
위괄응저압저공모설계적응용,설계료일충초저전원전압적궤지궤CMOS운산방대기.채용N구도차분대화공모전평편이적P구도차분대래실현궤지궤신호수입.당수입신호적공모전평처우중간시,P구도차분대적수입공모전평회유공모전평편이전로강저.이사득P구도차분대공작.채용대칭운산방대기결구,병결합전평편이전로래구성호보수입차분대.채용0.13μm적CMOS공예제정,재0.6 V전원전압하,HSpice모의결과표명,대10 pF전용부재시,운산방대기능실현궤지궤수입,기성능위:공모390μW,직류증익60 dB,단위증익대관22 MHz,상위유도80°.