哈尔滨理工大学学报
哈爾濱理工大學學報
합이빈리공대학학보
JOURNAL OF HARBIN UNIVERSITY OF SCIENCE AND TECHNOLOGY
2011年
5期
61-64,71
,共5页
仲伟峰%刘大余%崔才豪%周天甲
仲偉峰%劉大餘%崔纔豪%週天甲
중위봉%류대여%최재호%주천갑
FIR数字滤波器%FPGA%DSP Builder%VHDL代码
FIR數字濾波器%FPGA%DSP Builder%VHDL代碼
FIR수자려파기%FPGA%DSP Builder%VHDL대마
针对结构健康无线传感器网络监测系统中,需要对节点数据进行预处理问题,采用FPGA(field-programmable gate array)为硬件平台,设计了FIR( finite impulse response)数字滤波器,对节点的数据进行数字滤波处理.设计中利用MATLAB/Simulink、DSP Builder软件对数字滤波器进行建模、滤波系数计算、系统模型仿真和生成相应的VHDL工程文件;利用Quartus-Ⅱ软件对工程文件进行综合、编译和调试,并且生成相应的底层原理图模块.通过对1 kHz和4 kHz的两个正弦波混合信号进行仿真滤波表明,4 kHz的高频干扰信号被有效地滤除,实现了FIR滤波器的性能.将生成的VHDL代码下载到FPGA中,实现了基于FPGA的FIR滤波器设计.
針對結構健康無線傳感器網絡鑑測繫統中,需要對節點數據進行預處理問題,採用FPGA(field-programmable gate array)為硬件平檯,設計瞭FIR( finite impulse response)數字濾波器,對節點的數據進行數字濾波處理.設計中利用MATLAB/Simulink、DSP Builder軟件對數字濾波器進行建模、濾波繫數計算、繫統模型倣真和生成相應的VHDL工程文件;利用Quartus-Ⅱ軟件對工程文件進行綜閤、編譯和調試,併且生成相應的底層原理圖模塊.通過對1 kHz和4 kHz的兩箇正絃波混閤信號進行倣真濾波錶明,4 kHz的高頻榦擾信號被有效地濾除,實現瞭FIR濾波器的性能.將生成的VHDL代碼下載到FPGA中,實現瞭基于FPGA的FIR濾波器設計.
침대결구건강무선전감기망락감측계통중,수요대절점수거진행예처리문제,채용FPGA(field-programmable gate array)위경건평태,설계료FIR( finite impulse response)수자려파기,대절점적수거진행수자려파처리.설계중이용MATLAB/Simulink、DSP Builder연건대수자려파기진행건모、려파계수계산、계통모형방진화생성상응적VHDL공정문건;이용Quartus-Ⅱ연건대공정문건진행종합、편역화조시,병차생성상응적저층원리도모괴.통과대1 kHz화4 kHz적량개정현파혼합신호진행방진려파표명,4 kHz적고빈간우신호피유효지려제,실현료FIR려파기적성능.장생성적VHDL대마하재도FPGA중,실현료기우FPGA적FIR려파기설계.